
操作AGC理论
在AGC的框图如图32所示的
DVGA接口包括四个引脚为每个信的
内尔斯。第3管脚这个接口是一个3位二进制
字控制的DVGA增益6dB的步骤(再次) 。
最后是脚
ASTROBE
这允许
再次
位
被锁存到DVGA的寄存器。的一个主要特点
该
ASTROBE ,
示出图33中,是它切换
只有在数据上
再次
已经从先前的改变
周期。未示出的是
ASTROBE
和
BSTROBE
是
独立的。例如,
ASTROBE
应该只切换
当
再次
发生了变化。
BSTROBE
不应该切换
因为
再次
发生了变化。这样做是为了最小化
敏感的模拟路径上不必要的数字噪声
通过DVGA 。
ASTROBE
和
BSTROBE
是
在断言
MR
和
SI
正确初始化
DVGA工作。
绝对值电路和2阶,十中抽×8
CIC滤波器包含在AGC的功率检测部。
功率检测器的带宽由CIC滤波器设置
F
CK
/ 8 。绝对值电路一倍有效
输入频率。这具有减小的功率的效果
选自F探测器的带宽
CK
/ 8到f
CK
/16.
对于一个满量程正弦输入,绝对值电路
输出是511的直流值
(
2
π )
。因为绝对
值的电路也产生不希望的偶次谐波
而言, CIC滤波器(在图34中所示的响应) ,是
需要除去这些谐波。第一个响应
空时以F
CK
/ 8 ,其中f
CK
为时钟频率,
和响应幅度至少25分贝直流下面
从F值
CK
/ 10 9F
CK
/ 10 。由于2
nd
谐波
从绝对值电路是10dB左右以下的直流
这意味着波纹中所检测到的电平大约是
0.7分贝以下适用于F之间的输入频率
CK
/ 20
19F
CK
/20.
“固定在浮法转换器”采用固定
从CIC滤波器点9位的输出并将其转换为一个
“浮点”数。这种转换是这样做的
在RAM中的32个值可以被均匀地分配(分贝
AGC_TABLE
AGC_LOOP_GAIN
EXP
2 STAGE
抽取8
CIC滤波器
降档
固定
在浮法
变流器
AIN [13: 4]
32X8
内存
P
OUT
9
降档
绝对
价值
12
10
16
再次
12
3
5
8
MUX
登录
AGC_IC_A
AGC_HOLD_IC
AGC_FORCE
AGC_RESET_EN
计数器
单次
AGC_COUNT
AGC_EN
期
负载
功能编程
到RAM
16
EN
-REF
图32
CLC5902 AGC电路,通道A
1
SCK
延迟
ASTROBE
不会因为脉冲
再次[2:0 ]
不改变
CK
CK/8
ASTROBE
再次[2:0 ]
图33
时序图用于AGC / DVGA接口,通道A ,请参考图8进行详细的定时信息。
牧师3.05 1999年5月27日
24
1999美国国家半导体公司