添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第689页 > AD7720 > AD7720 PDF资料 > AD7720 PDF资料1第10页
AD7720
电路描述
Σ-Δ ADC
A
500
输入电压(+)
B
在AD7720 ADC采用Σ - Δ转换技术
这将模拟输入转换成数字脉冲串。该
模拟输入由一个开关电容器连续采样
在时钟输入频率的两倍的速度调制器(2
×
f
MCLK
) 。表示模拟输入的数字数据是在
在比特流中的所述Σ-的输出处的1的密度
Δ调制器。该调制器在数据输出的比特流
率等于f
MCLK
.
由于高的过采样率,该涂quantiza-
化噪声从0到f
MCLK
/ 2时,噪声能量中所含的
感兴趣的频带被降低(图21A) 。以减少quanti-
矩阵特殊积噪音进一步,高阶调制器是用来
形的噪声谱,所以,大部分的噪声能量是
移出的利息(图21B )的乐队。
2pF
2pF
A
500
Vin的( - )
B
AC
B
A
B
MCLK
A
图22.模拟输入等效电路
由于AD7720样品两端的差分电压的
模拟输入的低噪声性能达到与输入
电路,可提供低压差模噪声在每个输入。
用于驱动模拟输入放大器发挥关键
在实现高性能可从AD7720作用。
当容性负载被切换到一个运算器的输出
放大器,振幅会暂时下降。运算放大器将尝试
纠正有关情况,并在此过程中,打其转换速率
极限。此非线性响应,这可能导致过度的环锭纺
荷兰国际集团,可能会导致失真。亡羊补牢,低通
RC滤波器可连接在放大器和输入端之间
到AD7720 ,如图23的外部电容
在供给过程中产生的电流尖峰每个输入助剂
采样过程。在该图中的电阻,以及
创造了极点抗混叠,隔离运算放大器
负载的瞬态特性。
量化噪声
BAND利益
f
MCLK
/2
a.
噪声整形
f
MCLK
/2
BAND利益
b.
R
图21. Σ-Δ型ADC
使用本AD7720
ADC的差分输入
类似物
输入
R
输入电压(+)
C
在AD7720采用差分输入提供共模
噪声抑制(即,转换后的结果将对应于
两个输入端之间的差分电压)。绝对电压
年龄对两个输入必须AGND与AVDD之间。
在单极性模式下,满量程输入范围( VIN ( + ) -
VIN ( - ) )为0 V至V
REF
。在双极性模式配置中,
满量程模拟输入范围为
±
V
REF2
/ 2 。双极模式
允许互补的输入信号。可替换地, VIN ( - )可以
被连接到一个直流偏置电压,以允许一个单端输入
对VIN ( + )等于V
BIAS
±
V
REF2
/2.
差分输入
Vin的( - )
C
图23.简单的RC电路抗锯齿
在AD7720的差分输入阻抗切换
电容输入而变化作为MCLK频率的函数,
由下式给出:
Z
IN
= 10
9
/(8
f
MCLK
)
k
即使在输入采样电容器上的电压可
没有足够的时间来解决由所指示的精确度
在AD7720的分辨率,只要在采样电容
充电如下RC电路的指数曲线,仅
如果获得的输入电容切换太过分的准确性受到影响
年初。
用于驱动所述差分替代的电路结构
输入到AD7720示于图24 。
模拟输入到调制器是开关电容DE-
签收。该模拟输入由高度线性转换成电荷
采样电容。的简化的等效电路图
模拟输入如图22所示的信号源驱动
模拟输入必须能够提供电荷到
采样电容,每半MCLK周期和结算的
接下来的半个周期内所需的精度。
–10–
第0版

深圳市碧威特网络技术有限公司