
AD7679
CS , RD
EXT / INT = 0
RDC / SDIN = 1
INVSCLK INVSYNC = 0 =
t
1
CNVST
t
3
忙
t
17
SYNC
t
25
t
19
t
20
t
21
2
3
16
17
18
t
14
t
24
SCLK
t
15
t
18
t
26
1
t
27
D17
D16
D2
D1
D0
SDOUT
X
t
16
t
22
t
23
03085-0-041
图39.主串行数据时序读(阅读转换过程中先前的转换)
从串行接口
外部时钟
的AD7679被配置为接受来自外部的
串行数据时钟在SCLK引脚,当EXT / INT引脚
高举。在这种模式下,几种方法可以被用来读取
数据。外部串行时钟由CS选通。当CS和RD
两者都为低电平时,数据可以在每次转换后读或
在下面的转换。外部时钟可以是
无论是连续的或者不连续的时钟。不连续
时钟可以是正常偏高或正常时低
无效。图40和图41示出了详细的时序
这些方法的图。
而AD7679在执行位决定,重要的是
该电压瞬态上的数字输入/输出管脚不发生或
可能发生的转换结果的劣化。这是
在转换的后半部分特别重要
相因为AD7679提供了纠错电路
,可以纠正一个错误位判过程中做出
转换阶段的前半部分。出于这个原因,它是
推荐的是,当一个外部时钟被提供时,它
是一种不连续的时钟切换BUSY为低,或者只在,
更重要的是,它不会在后过渡
半BUSY高。
外部不连续时钟数据读取后
转变
这种模式是最值得推荐的串行从模式。
图40示出了该方法的详细时序图。
在转换完成后,由BUSY指示返回
低,这种转换的结果可被读取,而CS和
RD低。数据被移出MSB先用18个时钟脉冲,
并且是在时钟的上升沿和下降沿有效。
中此方法的优点,在转换
性能不降低,因为没有电压
瞬变在转换过程中在数字接口上。
此外,数据可以以高达读取到40兆赫,收容
这两个数字慢主机接口和最快的串行读取。
最后,在只有该模式下, AD7679提供菊花链
使用RDC / SDIN输入引脚级联多个功能
转换器一起。此功能可用于减少有用
元件数量,并在需要时线路连接(
例如,在隔离式多应用) 。
这两种设备的并置的一个例子示于
图42.同步采样,可以通过使用
常见CNVST信号。但是应当指出的是, RDC / SDIN
输入锁存于SCLK的相对用于所述一个边缘
移出数据SDOUT 。因此,上游的MSB
转换器上进行以下的LSB的下行转换器
下一个SCLK周期。
第0版|第22页28