
2.2终端功能(续)
终奌站
名字
IOVDD
IOVSS
MCLK
MICIN
M / S
OUTM1
NC
OUTP1
PWRDN
号
2
1
25
18
7
9
13, 14,
15
10
8
O
I
DAC的同相输出。该差分输出可驱动600最小负载
.
该输出也可以是
单独使用的单端操作。
掉电。当PWRDN被拉低时,器件进入掉电模式下,串行接口被禁用,
和大多数的高速时钟被禁止。然而,所有的寄存器值被持续和设备
恢复无重新初始化全功率运行时, PWRDN再次拉高。 PWRDN重置
只有专柜,并保留编程寄存器的内容。
硬件复位。复位功能是提供初始化所有的内部寄存器到默认值。该
串行端口被配置为缺省的状态相应。
可编程主机端口( I2C或S2C )时钟输入。
移位时钟。 SCLK信号的时钟的串行数据转换成DIN和从DOUT帧同步间隔期间。当
配置为输出( M / S高) ,SCLK是由帧同步信号频率乘以内部产生
16和编解码器级联的标准和连续模式的数目。当配置为输入(M / S低) ,
SCLK是外部产生的,并且必须是同步的主时钟和帧同步信号。
可编程主机端口( I2C或S2C )数据线。
I / O
I
I
I
I
I
O
数字I / O电源
数字I / O接地
主时钟。 MCLK推导Σ-Δ模拟接口电路的内部时钟。
MIC前置放大器的输入。它必须连接到AVSS如果不使用。
主/从机选择输入。当M / S为高电平时,该设备是主,而低的时候它是一个奴隶。
反相的DAC输出。 OUTM1在功能上等同于和补充OUTP1 。这种差别
输出可驱动600最小负载
.
该输出也可以单独用于单端操作。
描述
RESET
SCL
SCLK
24
26
28
I
I
I / O
SDA
27
I / O
2.3定义和术语
数据传输
间隔
数据信号
在此期间,数据从DOUT和根据DIN传送的时间。的时间间隔是16移位时钟脉冲和数据
转移是通过在标准和连续模式的FS信号的下降沿启动。
这是指通过ADC通道和所述输入信号与所有的变换表示中的
通过DAC通道的模拟输出信号。这是对比纯数字软件
控制数据。
只有帧同步是指信号FS的发起数据传输的时间间隔的下降沿
帧同步和采样周期是连续的FS信号的下降沿之间的时间。
采样频率
ADC通道指的是模拟输入和数字之间的所有信号处理电路
在DOUT转换结果。
DAC通道指的是施加到DIN数字数据字和之间的所有的信号处理电路
差分输出的模拟信号可在OUTP1和OUTM1 。
在主数据字位的位置( xx是位编号)
在二级数据字位的位置( xx是位编号)
可编程增益放大器
无限冲激响应
有限冲激响应
帧同步
帧同步和
采样周期
f
s
ADC通道
DAC通道
DXX
DSxx
PGA
IIR
FIR
2–2