添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第169页 > OR4E02-1BA352C > OR4E02-1BA352C PDF资料 > OR4E02-1BA352C PDF资料1第5页
数据表
, 2002年11月
ORCA
4系列的FPGA
提供全局路由和时钟元素。每
PLC包含了PFU , SLIC ,本地路由资源,
与CON组fi guration RAM 。大多数FPGA的逻辑是per-
形成在PFU ,但解码器
PAL
样的功能,
和三态缓冲所用的SLIC进行。
在提供的PIO设备输入和输出,可
用于注册的信号,并执行输入demul-
路分离,输出复用,上行链路和下行链路功
系统蒸发散,并在两个输出信号等功能。
该系列4架构集成了宏块
内存称为EBR 。该模块运行水平
整个PLC阵列,并提供灵活的内存
功能。的512x18四端口RAM块大
恭维现有的分布式PFU内存。该
RAM块可以用来实现RAM,ROM
FIFO中,乘法器,和CAM ,通常不使用
PFU就能实施。
系统级的功能,诸如微处理器接口
脸,锁相环,嵌入式系统总线元件(位于
该阵列的角落) ,路由资源,以及
CON组fi guration RAM也集成的元素
体系结构。
对于系列4 FPSCs ,所有PIO缓冲器和逻辑
上的侧取代嵌入式逻辑核心
装置。在右侧的设备的4个PLL
( 2在右上角和2在右下
转角)被去除,嵌入式系统总线
伸入FPSC部。
产品说明
体系结构概述
ORCA
系列4的体系结构是新一代
基于SRAM的可编程器件,莱迪思。它
包括改进和创新面向
当今的高速系统中的单个芯片上。设计
与网络应用的心目中,系列4 FAM-
随手集成的系统级功能,可进一步
减少的逻辑要求,提高系统运行速度。
ORCA
4系列器件包含了许多新的专利
增强功能,并提供各种封装的
年龄,和速度级别。
逻辑的层次结构,时钟, rout-
荷兰国际集团, RAM和系统级模块创建一个无缝的
合并的FPGA和ASIC设计。模块化硬件
和软件技术,系统级芯片英特
格雷申与真正的即插即用设计实现。
该架构由四个基本要素:亲
可编程逻辑单元( PLC)的,可编程的输入/输出
把细胞( PIO的) ,嵌入式块RAM ( EBRS ) ,和
系统级的功能。一个高层次的框图
如图1所示,这些元件相互连接
与全球和本地线丰富的路由结构。
PLC和相关资源的阵列河畔
通过通用接口模块( CIBS ),它圆润亲
韦迪丰富的接口相邻的PIO或
系统块。布线拥塞围绕这些criti-
校准块是通过使用同一个路由的消除
可编程逻辑核心结构内实现。
PICS提供逻辑接口的PIO哪些
提供边界接口关闭,到设备上。
另外, interquad路由块
( HIQ , VIQ )分隔PLC阵列的象限
莱迪思半导体公司
5

深圳市碧威特网络技术有限公司