位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第169页 > OR4E02-1BA352C > OR4E02-1BA352C PDF资料 > OR4E02-1BA352C PDF资料1第1页

数据表
, 2002年11月
ORCA
4系列的FPGA
介绍
建立在系列4侦察网络可配置嵌入式系
TEM-在单芯片( SoC)架构,格介绍
其新的通用现场可编程门系列
阵列(FPGA) 。高性能和高度
通用的架构带来了一个新的维度
使网络系统的设计,在市场上较少
时间比以往任何时候。这种新器件系列提供
许多新的功能和架构增强功能
不提供任何早期的FPGA 。 Bring-
荷兰国际集团共同高度灵活的基于SRAM的可编
BLE逻辑,功能强大的系统功能,丰富的层次
的路由选择和互连资源,并且会议
多种接口标准,该系列4 FPGA
容纳了最复杂和高性
曼斯知识产权( IP )的网络设计。
■
■
传统的I / O选项:
- LVTTL ( 3.3V )和LVCMOS ( 2.5 V和1.8 V )
I / O操作。
- 每引脚可选的I / O钳位二极管提供
3.3 V PCI合规性。
- 独立的可编程驱动能力:
24毫安片/ 12 mA输出, 12毫安水槽/ 6毫安
来源或6毫安片/ 3 mA输出。
- 两个摆率支持(快速压摆lim-
资讯科技教育) 。
- 快速捕捉输入锁存器和输入IP- FL佛罗里达州运
( FF ) /锁存器的输入减少安装时间和零
保持时间。
- 快速开漏驱动能力。
- 此功能可注册三态使能信号。
- 关片内时钟的驱动能力。
- 在输出路径中的两个输入函数发生器。
新的可编程高速I / O :
- 单端: GTL , GTL + , PECL , SSTL3 / 2
( I类和II ) , HSTL ( I类, III ,和IV ) , ZBT ,
和DDR 。
- 双端: LDVS ,汇流排-LVDS ,以及
LVPECL 。可编程(开/关)内部并行
终止( 100
)
也支持这些
I / O操作。
可编程特性
■
高性能平台设计:
- 0.16微米7级金属技术。
- 对>250 MHz的内部性能。
- 对>420 MHz的I / O性能。
- 满足多种I / O接口标准。
- 1.5 V工作电压(不超过30 %的功率比1.8 V
操作)转化为更高的性能。
表1中。
ORCA
系列4的FPGA逻辑
设备
OR4E02
OR4E04
OR4E06
排
26
36
46
柱
24
36
44
PFU就能
624
1,296
2,024
用户I / O
405
466
466
的LUT
4,992
10,368
16,192
EBR
块
8
12
16
EBR位
(K)
74
111
148
可用*
盖茨( K)
201—397
333—643
471—899
*嵌入式系统总线和MPI不包括在上述的门数。系统门范围来自于以下:
最小系统门假定PFU就能100%被用于逻辑只(不PFU RAM ),用40% EBR使用和2的PLL 。最大
系统门假定80% PFU就能被用于逻辑,20%被用于PFU的RAM中,用80%的EBR用法和6个PLL 。
注:设备未接脚分布兼容
ORCA
系列2/3 。
www.latticesemi.com