添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1478页 > CY7B9930V > CY7B9930V PDF资料 > CY7B9930V PDF资料1第1页
RoboClockII 少年
CY7B9930V
CY7B9940V
高速多频PLL时钟缓冲器
特点
12-100兆赫( CY7B9930V ) ,或24-200兆赫( CY7B9940V )
输入/输出操作
匹配的一对输出歪斜< 200 PS
零输入 - 输出延迟
10 LVTTL 50 %占空比能驱动输出
50ω终止线
商业温度。范围八路输出频率为200 MHz
工业级温度范围。范围八路输出频率为200 MHz
3.3V LVTTL /低压差( LVPECL ) ,容错和
热插入的参考输入
的乘法比率(1-6 ,8,10 , 12)的
操作达12倍的输入频率
单独的输出禁止银行为积极的动力
管理和降低EMI
用于测试目的输出高阻抗选项
带锁指标完全集成的PLL
低周期到周期抖动( <100 PS峰 - 峰)
单3.3V ± 10 %电源
44引脚TQFP封装
功能说明
该CY7B9930V和CY7B9940V高速多
频PLL时钟缓冲器提供用户可选的控制
在系统时钟的功能。该多路输出时钟驱动器
提供了必要的功能,系统集成商
优化的高性能计算机或commu-定时
讯系统。
十大可配置输出可驱动每一个传输终止
同时提供任务线阻抗低至50Ω
最小的和指定的输出歪斜的LVTTL电平。输出
被安排在3组。在FB反馈区有
的两个输出端,它允许分频功能的1至
12.上述10的输出中的任何一个可以连接到所述
反馈输入,以及驾驶其他投入。
可选的参考输入是容错功能,
允许在二级时钟源,当平滑改变
主时钟源不操作。参考
输入是配置了可同时接收LVTTL或Differ-
无穷区间( LVPECL )输入。完全集成的PLL
降低抖动并简化电路板布局。
功能框图
FBKA
频率。
探测器
VCO
控制逻辑
DIVIDE
发电机
LOCK
滤波器
引脚配置
44引脚TQFP
FBDS1
FBDS0
VCCQ
VCCN
LOCK
FBKA
QFA0
QFA1
GND
GND
GND
REFA +
REFA-
REFB +
REFB-
REFSEL
FS
Output_Mode
3
3
GND
2QB1
1
2
3
4
5
6
7
8
9
10
11
44 43 42 41 40 39 38 37 36 35 34
33
32
31
30
VCCQ
REFA +
REFA -
REFSEL
REFB-
REFB +
FS
GND
VCCQ
DIS2
DIS1
银行反馈
FBDS0
FBDS1
3
3
DIVIDE
矩阵
QFA0
QFA1
VCCN
2QB0
GND
2QA0
2QA1
GND
2QA1
VCCN
2QA0
GND
GND
CY7B9930V/40V
29
28
27
26
25
24
23
2银行
DIS2
2QB0
2QB1
1QA0
1QA1
12
13 14 15 16 17 18 19 20 21 22
银行1
DIS1
1QB0
1QB1
1QA0
1QA1
GND
GND
GND
VCCN
1QB0
1QB1
Output_Mode
VCCN
GND
赛普拉斯半导体公司
文件编号: 38-07271牧师* B
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2002年7月25日
首页
上一页
1
共9页

深圳市碧威特网络技术有限公司