
RoboClockII 少年
CY7B9930V
CY7B9940V
引脚德网络nitions
[1]
名字
FBKA
REFA + , REFA-
REFB + , REFB-
REFSEL
I / O
输入
输入
TYPE
LVTTL
LVTTL /
LVDIFF
LVTTL
反馈输入。
参考输入:
这些输入可以作为差分PECL或单端TTL操作
基准电压输入到PLL。当作为单端LVTTL输入操作时,完井
甘南输入必须悬空。
参考选择输入:
该REFSEL输入控制指令输入的配置方式。
低电平时,它将使用REFA对作为参考输入。高电平时,它将使用
REFB对作为基准输入。该输入具有内部上拉下来。
频率选择:
这个输入必须根据标称频率设置(六
喃
) 。看
表1中。
反馈分频器功能选择。
这些输入确定QFA0的功能和
QFA1输出。看
表2中。
输出禁用:
每个输入控制各个输出行的状态。当高,
输出银行被禁止的“ HOLD - OFF”或“ HI -Z ”的状态;禁用状态是阻止 -
通过OUTPUT_MODE开采。当过低时,[ 1 : 4 ] Q [ A:B ] [0 : 1 ]启用。看
表3中。
这些输入有一个内部上拉了下来。
PLL锁定指示灯:
当高电平时,此输出指示内部PLL被锁定到
参考信号。当低时,PLL正在尝试获得锁。
输出方式:
该引脚决定了时钟输出“禁止状态。当此输入为高电平时,
时钟输出将禁用高阻抗(Hi -Z ) 。当此输入为低电平,时钟
输出将禁用“ HOLD - OFF”模式。当MID ,器件将进入工厂测试
模式。
时钟反馈输出:
这对时钟输出的旨在被连接到FB
输入。这些输出有众多的鸿沟选项。该功能是通过确定
销:在的FBD [ 1 0 ]的设置。
时钟输出。
输出缓冲电源:
电源为每个输出对。
内部电源:
电源的内部电路。
设备接地。
压控振荡器,控制逻辑,并划分发电机
该VCO接受来自PLL滤波器的模拟控制输入
块。 FS的控制引脚设置决定的名义
在除以一个输出的工作频率范围(F
喃
)
该装置。 F
喃
直接关系到VCO的频率。
有两个版本的RoboClockII少年,一个低速的
设备( CY7B9930V ) ,其中f
喃
从12 MHz到100不等
MHz和高速装置( CY7B9940V ),其取值范围
从24 MHz到200 MHz的。在FS设置为每个设备是
所示
表1中。
这架F
喃
频率上看到
“除以一”输出。
表1.频率范围选择
CY7B9930V
f
喃
(兆赫)
FS
[2]
低
MID
高
分钟。
12
24
48
马克斯。
26
52
100
CY7B9940V
f
喃
(兆赫)
分钟。
24
48
96
马克斯。
52
100
200
[3]
描述
输入
FS
的FBD [0:1 ]
DIS [1: 2]
输入
输入
输入
3-level
输入
3-level
输入
LVTTL
LOCK
Output_Mode
LVTTL输出
输入
3-Level
输入
QFA [0:1 ]
LVTTL输出
[1 : 2 ] Q [ A:B ] [0 : 1 ]
VCCN
VCCQ
GND
LVTTL输出
PWR
PWR
PWR
框图描述
相位频率检测器和过滤器
这两个块接受来自REF输入信号( REFA + ,
REFA- , REFB +或REFB- )和FB输入( FBKA ) 。
然后将生成的校正信息,以控制
频率压控振荡器( VCO )的。这些
两个块,以及压控振荡器,形成一个锁相环
( PLL)跟踪输入REF信号。
该RoboClockII少年有一个灵活的REF输入方案。
这些输入允许使用差分LVPECL或
单端LVTTL输入。配置为单端
LVTTL输入,互补脚必须悬空(间
应受拉至1.5V) ,那么其他的输入引脚可以用作
一个LVTTL输入。在REF输入也宽容热
插入。
在REF输入端可以动态改变。当改变
从一个参考输入的其它参考输入
相同的频率,PLL被优化,以确保在时钟
输出期间也不会小于计算出的系统
预算(T
民
= t
REF
(标称参考时钟周期) - 吨
CCJ
(周期到周期抖动) - 吨
PDEV
(最大时间差) ),而
重新获得锁。
注意:
1.对于所有的三态输入端,高电平表示为V连接
CC
, LOW指示GND的连接,和MID表示打开的连接。内部端接
电路包含一个未连接的输入V
CC
/2.
2.要在FS设置的级别由“虚”的工作频率来确定(F
喃
)中的V
CO
. f
喃
当输出操作总是出现在一个输出
中不可分割的模式。在REF和FB是在f
喃
当连接到FB输出守不住。
3.最大输出频率为200兆赫。
文件编号: 38-07271牧师* B
第2 9