
飞利浦半导体
ISP1581
USB 2.0 HS接口设备
表36 : DMA CON组fi guration寄存器:位描述
- 续
位
6个
符号
连拍[2:0 ]
描述
这些位选择DMA突发长度和时间DREQ
( GDMA从机模式) :
00H —
DREQ断言,直到最后一个字节/字
转让或直到FIFO满或空
01H —
DREQ断言和否定的每个字节/字
转移
[1] [2]
02H —
DREQ断言和否定,每
2字节/字传送
[1] [2]
03H —
DREQ断言和否定,每
4字节/字传送
[1] [2]
04H —
DREQ断言和否定,每
8字节/字传送
[1] [2]
05H —
DREQ断言和否定,每
12字节/字传送
[1] [2]
06H —
DREQ断言和否定,每
16字节/字传送
[1] [2]
07H —
DREQ断言和否定,每
32字节/字传送
[1] [2]
.
3比2
模式[1:0 ]
这些位只影响GDMA (从机)和MDMA (主)
握手信号:
00H —
DIOR (主)或DIOW (从) :从数据选通
DMA总线到ISP1581 ; DIOW (主)或迪奥(从) :
把数据从ISP1581 DMA总线上
01H —
DIOR (主)或DACK (从)选通从数据
DMA总线到ISP1581 ; DACK (主)或DIOR
(从机)从ISP1581所说的DMA总线上的数据
02H —
DACK (主从)选通从数据
DMA总线进入ISP1581并且也从所说的数据
ISP1581 DMA总线上
03H —
版权所有。
1
0
-
宽度
版权所有
该位选择DMA总线宽度为GDMA (从站),
MDMA (主) :
0 —
8位数据总线
1 —
16位数据总线。
[1]
[2]
DREQ被断言仅当空间(写)或数据(读出)是在FIFO中可用。
当传送FIFO空这个过程停止。
9.4.4
DMA硬件寄存器(地址: 3CH )
DMA的硬件寄存器包括1个字节。的位分配示于
表37 。
该寄存器决定总线控制信号(EOT , DACK , DREQ的极性,
DIOR , DIOW )和DMA模式(主或从) 。它还控制是否
上部和数据总线的下部分被交换(比特尾数[1 :0]) ,用于模
GDMA (从机)和MDMA (主)而已。
9397 750 07648
飞利浦电子公司2000年版权所有。
客观的特定网络阳离子
牧师02 - 2000年10月23日
30 73