
ADV7174/ADV7179
3.3 V时序规范
V
AA
= 3.0 V–3.6 V
1
, V
REF
= 1.235 V ,R
SET
= 150 Ω 。所有规格牛逼
民
给T
MAX2
中,除非另有说明。
表4 。
参数
MPU端口
3, 4
SCLOCK频率
SCLOCK高脉冲宽度,T
1
SCLOCK低脉冲宽度,T
2
保持时间(起始条件) ,T
3
建立时间(启动条件) ,T
4
数据建立时间,t
5
SDATA , SCLOCK上升时间,t
6
SDATA , SCLOCK下降时间,t
7
建立时间(停止条件) ,T
8
模拟输出
3, 5
模拟输出延迟
DAC模拟输出偏斜
时钟控制和像素PORT
4, 5
f
时钟
时钟高电平时间,t
9
时钟低电平时间,t
10
数据建立时间,t
11
数据保持时间,t
12
控制设置时间,t
11
控制保持时间,t
12
数字输出访问时间,t
13
数字输出保持时间,t
14
流水线延迟,T
PD6
图文
3, 4
数字输出访问时间,t
16
数据建立时间,t
17
数据保持时间,t
18
复位控制
3, 4
复位低电平时间
条件
1
民
0
0.6
1.3
0.6
0.6
100
典型值
最大
400
单位
千赫
s
s
s
s
ns
ns
ns
s
ns
ns
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
时钟周期
ns
ns
ns
ns
在此之后,第一个时钟产生
与重复启动条件
300
300
0.6
7
0
27
8
8
3.5
4
4
3
12
8
48
23
2
6
6
1
2
最大/最小规格都保证在这个范围内。最大值/最小值是典型的在3.0 V至3.6 V范围内。
温度范围T
民
给T
最大
: -40 ° C至+ 85°C 。
3
TTL输入值是0V到3V时,与输入的上升/下降时间≤3纳秒时,10 %和90%点之间测量的。定时基准点,在输入和输出的50%。
模拟输出负载≤10 pF的。
4
通过特性保证。
5
从时钟的上升沿到的满量程转换的50%点的50 %点处测得的输出延迟。
6
参见图60 。
版本A |第52 7