位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1230页 > ADUC846BCP62-5 > ADUC846BCP62-5 PDF资料 > ADUC846BCP62-5 PDF资料1第17页

初步的技术数据
ADuC846
8052指令集
下面几页文档所需的时钟周期数
对于每个指令。大多数指令在一个或两个执行
导致12.6MIPs峰值性能时,时钟周期
工作在PLLCON = 00H 。
定时器操作
在一个标准的8052递增定时器由一个与每个机器
周期。在ADuC846一个机器周期等于一个时钟
周期,因此该计时器递增以相同的速率为核心
时钟。
ALE
就在ADuC836的ALE引脚的输出是在1 / 6的时钟
核心工作频率。在ADuC846 ALE引脚
操作如下。
对于单机器周期指令: ALE为高电平,第
一半的机器周期和较低的下半年。在ALE
输出是在芯操作frequency.For一两个或更多个
机器周期指令: ALE为高电平的第一年上半年
机器周期,然后低的机器周期的其余部分。
外部存储器访问
有对外部程序存储器访问不支持
ADuC846 。当访问外部RAM的EWAIT寄存器
可能需要以被编程以提供额外的机器周期
以MOVX命令。这是考虑到不同的外部
RAM的存取速度。
指令表
表四:优化的单周期8051指令集
助记符算术
算术
ADD A , Rn的
ADD A , @日
ADDC A, Rn的
ADDC A,@日
ADD A , DIR
ADD A , #数据
SUBB A, Rn的
SUBB A,@日
SUBB A, DIR
SUBB A, #数据
INC发送
INC Rn的
INC @Ri
INC目录
INC DPTR
DEC一
DEC氡
十二月@Ri
DEC目录
MUL AB
DIV AB
DA一
描述
添加注册到
添加间接内存到A
带进位加法登记为A
添加间接内存A和进位
加直接寻址字节
加直接寻址字节与进
带借减去注册
减去间接内存带借
减去直接带借
减去立即带借
递增
增量寄存器
增量的间接记忆
增量直接字节
增量数据指针
递减
递减寄存器
递减的间接记忆
递减直接字节
通过B相乘
通过B鸿沟
十进制调整
字节
1
1
1
1
2
2
1
1
2
1
1
1
1
2
1
1
1
1
2
1
1
1
周期
1
2
1
2
2
2
1
2
2
1
1
1
2
2
3
1
1
2
2
9
9
2
REV 。 A蛋白
-17-