
AD9238
高速,高分辨率ADC对质量敏感
时钟输入。在给定的满量程输入信噪比的恶化
频率(f
输入
) ,由于孔径抖动(T
J
)可以计算
用下面的等式:
SNR恶化
=
20
×
登录10 1
/
2
×
p
×
f
输入
×
t
J
将导致1毫瓦的典型功率消耗为ADC 。
需要注意的是,如果DCS启用,它是强制性禁用时钟
一个独立的断电通道。否则,显
着的扭曲将导致在活动的通道。如果时钟
投入保持在总待机模式激活时,典型功耗
12毫瓦的功耗将导致。
最小待机功率达到当两个通道都
置于完全关断模式( PDWN_A = PDWN_B =
HI ) 。在这种状态下,内部的引用是动力
下来。时的信道路径的任一个或两个之后被启用
掉电,唤醒时间将直接关系到
的REFT和REFB去耦电容和充电
断电的持续时间。典型地,大约需要
5毫秒恢复全面运作与充分履行0.1 μF和
10 μF的去耦REFT和REFB上的电容器。
单通道可断电的中等功率节省。
在已关闭通道关闭内部电路,但两者
参考缓冲器和共享基准保持供电。因为
缓冲器和参考电压保持供电,唤醒
时间被减少到几个时钟周期。
数字输出
[
]
在公式中,均方根孔径抖动
t
J
,表示根- sum-
方的所有抖动源,其中包括时钟输入端,模拟
输入信号和ADC孔径抖动规格。欠
应用是特别敏感的抖动。
为了获得最佳性能,特别是当孔径抖动
可能影响AD9238的动态范围,重要的是要
减少输入时钟抖动。该时钟输入电路应该使用
稳定的引用,例如使用模拟电源和接地
面,以产生有效的高和低的数字电平为
AD9238时钟输入。电源为时钟驱动器应sep-
从ADC输出驱动器电源,以避免调节arated
时钟信号与数字噪声。低抖动晶体控制
振荡器可提供最佳时钟源。如果产生的时钟
从另一种类型的源(通过门控,分频或其它方法) ,
它应该通过在最后步骤中的原始时钟进行重定时。
功耗和待机模式
由AD9238的功耗正比于它的
采样率。数字( DRVDD )功耗为阻止 -
主要由数字驱动器和负载的强度采
每个输出位。数字驱动电流可以由下式计算
I
DRVDD
=
V
DRVDD
×
C
负载
×
f
时钟
×
N
哪里
N
时的比特数变化和
C
负载
是平均
加载在数字引脚改变。
模拟电路的最佳偏置,使每个速度等级
提供,同时提供降低功耗的出色表现
消费。每个速度等级消耗的基线功耗低
采样率,随着时钟频率的增加。
在AD9238的任一通道可以置于待机模式
自主断言PWDN_A或PDWN_B引脚。
建议在输入时钟(S)和模拟输入(多个)
独立或总待机期间保持不变,这
的AD9238输出驱动器可以被配置为与对接
2.5 V或3.3 V逻辑匹配DRVDD为数字
电源的接口逻辑。输出驱动器的大小,以亲
韦迪足够的输出电流以驱动各种逻辑电路。
然而,大驱动电流往往会造成电流毛刺
这可能会影响转换器的性能。应用程序
要求ADC驱动较大的容性负载或较大扇出
可能需要外部缓冲器或锁存器。
的数据格式可以被选择用于任何偏移二进制或二进制补码
补充。这是在数据格式部分后面讨论。
定时
该AD9238提供锁存数据输出与流水线延迟
的7个时钟周期。数据输出可用1 propaga-
化延迟(T
PD
)后,在时钟信号的上升沿。请参阅
图1进行了详细的时序图。
A
–1
A
0
A
1
A
2
A
3
A
7
A
4
A
5
A
6
A
8
模拟量输入
ADC A
B
–1
B
0
B
1
B
2
B
3
B
7
B
4
B
5
B
6
B
8
模拟量输入
ADC B
CLK_A = CLK_B =
MUX_SELECT
B
–8
A
–7
B
–7
A
–6
B
–6
A
–5
B
–5
A
–4
B
–4
A
–3
B
–3
A
–2
B
–2
A
–1
B
–1
A
0
B
0
A
1
D0_A
–D11_A
t
ODF
t
ODR
图7.复用的数据格式使用通道A输出和相同的时钟绑CLK_A例,
CLK_B和MUX_SELECT
–14–
REV 。一