添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1650页 > AD9238 > AD9238 PDF资料 > AD9238 PDF资料1第12页
AD9238
等效电路
AVDD
½½½½½
VIN + _A , VIN - _A ,
VIN + _B , VIN - _B ,
½½½½½½½½½½½½
½½½½½½½½½½½½
½½½½½½½½½½½½
图2.等效模拟输入电路
图3.等效数字输出电路
AVDD
CLK_A , CLK_B
DCS , DFS ,
MUX_SELECT
SHARED_REF
图4.等效数字量输入电路
工作原理
的AD9238由两个高性能模拟 - 数字
转换器(ADC ),这些基于AD9235转换器的核心上。
的双ADC路径是独立的,除了一个共用的内部
带隙基准源,V
REF
。每个ADC的通道由
的专有前端采样和保持放大器(SHA )
随后的流水线型开关电容ADC 。流水线
ADC被分为三个部分,包括一个4位的第一级的
接着8 1.5位阶段和一个最终的3位闪光。每个阶段
提供足够的重叠,以校正在preced-闪光灯错误
荷兰国际集团的阶段。各个级的量化输出组合
通过数字校正逻辑块到最后的12位结果。
该流水线结构允许在运行的第一阶段
新的输入样本,而剩下的级上的前述操作
样品。采样发生在各自的时钟的上升沿。
每个阶段的管道,但不包括最后一个,包括一个低
分辨率闪速ADC和乘法器残留的驱动下一个
阶段的管道。剩余的乘数采用闪速ADC
输出来控制一个开关电容数字 - 模拟转换器
同一决议( DAC ) 。 DAC输出相减
该阶段的输入信号和剩余的扩增(增殖)
以驱动下一个流水线级。剩余的乘数阶段
也被称为乘法DAC ( MDAC ) 。冗余的一号位
用于在各阶段中的每一个,以方便的数字校正
闪光的错误。最后一级仅由一个Flash型ADC 。
所述输入级包含一个差分SHA,以被配置
置的为AC或DC耦合的差分或单端模式。
在输出级模块能够实现数据对齐,执行错误
校正,并且将数据传输到输出缓冲器。输出
缓冲器被从单独的电源供电,允许调整
输出电压摆幅。
模拟量输入
模拟输入到AD9238是电容器的差动切换
SHA ,即已经被设计为最佳的性能,同时
处理的差分输入信号。该SHA输入接受输入
在很宽的共模范围。输入共模电压
的中间电源建议保持最佳性能。
该SHA输入是差分开关电容电路。在
图5中,时钟信号交替地切换之间的沙
采样模式和保持模式。当SHA切换到
采样模式时,信号源必须能够充电的
样电容器和在半个时钟周期稳定。一
小电阻串联每个输入可以帮助减少高峰
从该驱动器的输出级所需的瞬时电流
源。另外,一个小的旁路电容器可以放置在输入端
提供动态充电电流。这种被动的网络将
创建于ADC的输入端低通滤波器;因此,精确
值依赖于应用。在中频欠
应用程序,任何并联电容器应该被删除。在combi-
国家与驱动源阻抗,他们会限制
输入带宽。为了获得最佳的动态性能,源
阻抗驱动VIN +和VIN-应该匹配,使得
共模建立误差是对称的。这些错误会
由共模抑制的ADC降低。
REV 。一
–12–

深圳市碧威特网络技术有限公司