位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第3078页 > MC9328MXSCVF10(R2) > MC9328MXSCVF10(R2) PDF资料 > MC9328MXSCVF10(R2) PDF资料1第6页

信号和连接
表3. MC9328MXS信号说明(续)
信号名称
CAS
SDWE
SDCKE0
SDCKE1
SDCLK
RESET_SF
SDRAM列地址选择信号
SDRAM的写使能信号
SDRAM时钟使能0
SDRAM时钟使能1
SDRAM时钟
未使用
时钟和复位
EXTAL16M
XTAL16M
EXTAL32K
XTAL32K
CLKO
RESET_IN
RESET_OUT
POR
晶体输入( 4兆赫至16兆赫)时,或者当内部振荡器电路是16MHz的振荡器输入
关闭。
晶振输出
32 kHz晶振输入
32 kHz晶振输出
从内部时钟信号选择的时钟输出信号。
主复位,外部低电平有效施密特触发输入信号。当此信号变为有效,所有
模块(除了模块复位和时钟控制模块)被复位。
从看门狗定时器模块复位输出,内部低电平有效输出信号,并从断言
以下来源:上电复位,外部复位( RESET_IN )和看门狗超时。
上电复位 - 内部高电平有效施密特触发输入信号。上电复位信号通常
通过设计来检测电事件的外部RC电路产生。
JTAG
TRST
TDO
TDI
TCK
TMS
测试复位用于异步初始化JTAG控制器引脚外接有源低信号。
串行输出测试指令和数据。在TCK的下降沿改变。
串行输入测试指令和数据。采样于TCK的上升沿。
测试时钟通过JTAG端口进行同步测试逻辑和控制寄存器的访问。
测试模式选择进行排序的JTAG测试控制器的状态机。取样的上升沿
的TCK 。
DMA
BIG_ENDIAN
大端路输入信号,用于确定所述外部片选空间的配置。如果它是
驱动逻辑高电平复位,外部片选的空间将被配置为小端。如果它是
驱动逻辑低电平时复位,外部芯片选择的空间将被配置为大端。
外部DMA请求引脚。
ETM
ETMTRACESYNC
ETMTRACECLK
ETMPIPESTAT [2 :0]的
ETMTRACEPKT [7 :0]的
该复用A24 ETM同步信号。 ETMTRACESYNC选择在ETM模式。
该复用A23 ETM时钟信号。 ETMTRACECLK选择在ETM模式。
这是复用A [ 22:20 ] ETM状态信号。 ETMPIPESTAT [ 2:0]中的ETM被选择
模式。
这是复用ECB ETM数据包信号, LBA , BCLK (突发时钟) , PA17 , A [ 19:16] 。
ETMTRACEPKT [7:0 ]中ETM的模式被选择。
LCD控制器
LD [ 15:0]
LCD数据总线,所有的LCD信号驱动为低电平复位后,当LCD关闭。
功能/注意事项
DMA -REQ
MC9328MXS超前信息,牧师0
6
飞思卡尔半导体公司