
飞思卡尔半导体公司
时钟CON组fi guration模式
表15.时钟刀豆网络gurations的PCI主机模式( PCI_MODCK = 0 )
1, 2
(续)
模式
3
MODCK_H-
MODCK[1-3]
1101_000
1101_001
1101_010
1101_011
1101_100
总线时钟
(兆赫)
低
高
CPM
乘法
因素
4
CPM时钟
(兆赫)
低
高
中央处理器
乘法
因素
5
CPU时钟
(兆赫)
低
高
PCI
区划
因素
PCI时钟
(兆赫)
低
50.0
50.0
50.0
50.0
50.0
高
66.7
66.7
66.7
66.7
66.7
100.0 133.3
100.0 133.3
100.0 133.3
100.0 133.3
100.0 133.3
2.5
2.5
2.5
2.5
2.5
250.0 333.3
250.0 333.3
250.0 333.3
250.0 333.3
250.0 333.3
3
3.5
4
4.5
5
300.0 400.0
350.0 466.6
400.0 533.3
450.0 599.9
500.0 666.6
5
5
5
5
5
飞思卡尔半导体公司...
1101_101
1101_110
125.0 166.7
125.0 166.7
2
2
250.0 333.3
250.0 333.3
3
4
375.0 500.0
500.0 666.6
5
5
50.0
50.0
66.7
66.7
1110_000
1110_001
1110_010
1110_011
1110_100
100.0 133.3
100.0 133.3
100.0 133.3
100.0 133.3
100.0 133.3
3
3
3
3
3
300.0 400.0
300.0 400.0
300.0 400.0
300.0 400.0
300.0 400.0
3.5
4
4.5
5
5.5
350.0 466.6
400.0 533.3
450.0 599.9
500.0 666.6
550.0 733.3
6
6
6
6
6
50.0
50.0
50.0
50.0
50.0
66.7
66.7
66.7
66.7
66.7
1100_000
1100_001
1100_010
1
版权所有
版权所有
版权所有
2
3
4
5
的“低”值是允许的最低频率为给定的时钟模式。最低总线频率
确保所需要的最小CPU操作频率。最小CPU频率由时钟确定
模式。对于具有CPU乘法因子模式
≤
如图3所示,最小CPU频率为125兆赫或150兆赫,如
表中显示。对于具有CPU乘法因子模式
≥
3.5 ,最小CPU频率为250兆赫。
的“高”值仅用于说明的目的。用户必须选择一个模式,并输入总线频率,
所得到的CON组fi guration不超过该用户的装置的频率等级。
PCI_MODCK确定PCI时钟的频率范围。请参阅表16的较低范围CON连接gurations 。
MODCK_H =硬复位CON组fi guration字[ 28-31 ] (参见第5.4节中的
MPC8260用户手册) 。
MODCK [1-3] = 3的硬件CON组fi guration引脚。
CPM倍增因数= CPM时钟/总线时钟
CPU倍频系数=核心PLL倍频因子
26
MPC8272的PowerQUICC II系列硬件特定网络阳离子
初步-如有更改,恕不另行通知
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉