添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第1628页 > MPC8248VR > MPC8248VR PDF资料 > MPC8248VR PDF资料1第21页
飞思卡尔半导体公司
AC电气特性
通常,所有的MPC8272总线和系统输出信号从驱动
输入时钟( CLKIN )的上升沿。内存控制器的信号,
然而,在CLKIN周期内的四个点触发。每个周期
T1,T2, T3和T4 :由四个内部蜱划分。 T1总是发生在
上升CLKIN的边缘,和T3的下降沿。然而,该间隔
T2和T4取决于选定的,如表13所示的PLL时钟的比率。
表13.刻度标记间隔为内存控制器的信号
刻度标记间隔( T1发生在CLKIN的上升沿)
PLL倍频
T2
1:2, 1:3, 1:4, 1:5, 1:6
1/4 CLKIN
3/10 CLKIN
4/14 CLKIN
T3
1/2 CLKIN
1/2 CLKIN
1/2 CLKIN
T4
3/4 CLKIN
8/10 CLKIN
11/14 CLKIN
飞思卡尔半导体公司...
1:2.5
1:3.5
图11是在表13中的信息的表示形式。
CLKIN
T1
T2
T3
T4
为1: 2,1: 3,1: 4,1: 5,1: 6
CLKIN
T1
T2
T3
T4
为1: 2.5
CLKIN
T1
T2
T3
T4
1 : 3.5
图11.内部刻度标记间隔为内存控制器的信号
芬欧汇川机输出由确定的内部剔改变
内存控制器编程;交流特定网络连接的阳离子是相对于所述
内打勾。需要注意的是SDRAM和GPCM机输出更改
CLKIN的上升沿。
21
MPC8272的PowerQUICC II系列硬件特定网络阳离子
初步-如有更改,恕不另行通知
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉

深圳市碧威特网络技术有限公司