添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第803页 > P87C51RA2FA > P87C51RA2FA PDF资料 > P87C51RA2FA PDF资料1第47页
飞利浦半导体
产品数据
80C51的8位微控制器系列
8KB / 16KB / 32KB / 64KB OTP
与512B / 1KB RAM ,低电压( 2.7 5.5V) ,低功耗,高
速度( 30/33兆赫)
P87C51RA2/RB2/RC2/RD2
AC电气特性( 12时钟模式下, 2.7 V至5.5 V操作)
T
AMB
= 0
°C
+70
°C
或-40
°C
+85
°C
; V
CC
= 2.7 V至5.5 V ,V
SS
= 0 V
1,2,3,4
符号
科幻gure
参数
范围
1/t
CLCL
t
LHLL
t
AVLL
t
LLAX
t
LLIV
t
LLPL
t
PLPH
t
PLIV
t
PXIX
t
PXIZ
t
特拉维夫
t
PLAZ
t
RLRH
t
WLWH
t
RLDV
t
RHDX
t
RHDZ
t
LLDV
t
AVDV
t
LLWL
t
AVWL
t
QVWX
t
WHQX
t
QVWH
t
RLAZ
t
WHLH
t
CHCX
t
CLCX
t
CLCH
t
CHCl 3
t
XLXL
t
QVXH
t
XHQX
t
XHDX
t
XHDV
38
34
34
34
34
34
34
34
34
34
34
34
35
36
35
35
35
35
35
35, 36
35, 36
36
36
36
35
35, 36
38
38
38
38
37
37
37
37
37
振荡器频率
ALE脉冲宽度
地址有效到ALE低
地址保持ALE低后
ALE低到有效指令
ALE低到PSEN低
PSEN脉冲宽度
PSEN低到有效指令
PSEN后输入指令保持
PSEN后输入指令FL燕麦
地址在有效指令
PSEN低到地址浮
RD脉冲宽度
WR脉冲宽度
RD低到有效数据
RD后的数据保持
RD后的数据FL燕麦
ALE低到有效数据中
地址中的有效数据
ALE低到RD或WR低
地址有效到WR低或RD低
数据有效到WR过渡
WR后数据保持
数据有效到WR高
RD低到地址浮
RD和WR高到ALE高
高时间
低电平时间
上升时间
下降时间
串口时钟周期时间
输出数据建立到时钟上升沿
之后,时钟上升沿输出数据保持
输入数据保持时钟上升沿后
时钟上升沿到输入数据有效
5
12 t
CLCL
10 t
CLCL
–25
2 t
CLCL
–15
0
10 t
CLCL
–133
t
CLCL
–15
0.32 t
CLCL
0.32 t
CLCL
3 t
CLCL
–20
4 t
CLCL
–20
t
CLCL
–30
t
CLCL
–20
7 t
CLCL
–10
0
t
CLCL
+15
t
CLCL
– t
CLCX
t
CLCL
– t
CHCX
5
5
750
600
110
0
492
47.5
0
2 t
CLCL
–20
8 t
CLCL
–55
9 t
CLCL
–50
3 t
CLCL
+20
167.5
230
32.5
42.5
427.5
0
77.5
6 t
CLCL
–25
6 t
CLCL
–25
5 t
CLCL
–50
0
105
445
512.5
207.5
0
t
CLCL
–10
5 t
CLCL
–50
10
350
350
262.5
t
CLCL
–15
3 t
CLCL
–15
3 t
CLCL
–55
0
52.5
262.5
10
0
2t
CLCL
–10
t
CLCL
–15
t
CLCL
–25
4 t
CLCL
–55
47.5
172.5
132.5
最大
16
115
47.5
37.5
195
16 MHz时钟
最大
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
数据存储器
外部时钟
移位寄存器
注意事项:
1.参数是有效的工作温度范围内,除非另有规定。
2.负载电容端口0 , ALE , PSEN和= 100 pF的负载电容为所有输出= 80 pF的
3.接口的微控制器与浮动时间长达45 ns的设备是允许的。这种有限的总线争用不会造成伤害端口0
驱动程序。
4.部分通过设计保证向下运行至0赫兹。
5.低于16 MHz的这个参数是8吨
CLCL
– 133.
2003年01月24
47

深圳市碧威特网络技术有限公司