
麦克雷尔
发条
SY89429V
与16MHZ输入
VCO频率
(兆赫)
400
402
404
406
794
796
798
800
M的数量
200
201
202
203
397
398
399
400
256
M8
0
0
0
0
1
1
1
1
128
M7
1
1
1
1
1
1
1
1
64
M6
1
1
1
1
0
0
0
0
32
M5
0
0
0
0
0
0
0
0
16
M4
0
0
0
0
0
0
0
1
8
M3
1
1
1
1
1
1
1
0
4
M2
0
0
0
0
1
1
1
0
2
M1
0
0
1
1
0
1
1
0
1
M0
0
1
0
1
1
0
1
0
绝对最大额定值
(1)
符号
V
CC
V
I
I
OUT
T
商店
T
A
注意:
如果绝对最大额定值被超过,可能会出现1永久性设备损坏。这是一个额定值只和功能的操作是不是在暗示
条件比本数据表中的操作部分详述的其他。长期在绝对最大RATlNG条件下长时间可能
影响器件的可靠性。
参数
电源电压
输入电压
输出源
储存温度
工作温度
连续
浪涌
价值
-0.5到+7.0
-0.5到+7.0
50
100
-65到+150
-0至+75
单位
V
V
mA
°C
°C
功能说明
内部振荡器使用外部石英晶体作为
依据其频率基准。基准电压源的输出
振荡器由8被发送到相位前分割
探测器。用16MHz晶振,这提供了一个参考频率
的2MHz的。
在PLL中的VCO工作的范围内400-
800MHz的。它的输出端通过由构成的分压器按比例
无论是串行或并行的接口。此回路的输出
除法器也被施加到相位检测器。
鉴相器和环路滤波器迫使VCO输出
频率为M倍,通过调整基准频率
VCO控制电压。需要注意的是对于M的某些值(要么太
高或过低) ,PLL将无法实现环锁。外循环
过滤器组件被用于允许对最佳相位抖动
性能。
该VCO的输出也通过一个输出
被发送到的PECL输出驱动器之前除法器。输出
分频器或者通过串行或并行配置
接口,并可以提供四个分频比(2 ,4,8或16)之一。
这个除法器延伸部分的性能,同时提供
一个占空比为50% 。
输出驱动器从输出分频器采用差分驱动
并能够驱动一对传输线终止
4
在50Ω到V
CC
-2伏。用于输出驱动器的正参考
通过专用的电源引脚提供(V
CC_OUT
),以减少噪声
引起的抖动。
构造逻辑有两部分:串联和并联。
并行接口使用的值在M [ 8:0]和N [1 :0]的
输入配置内部计数器。在系统正常
复位时,P
●负载
输入保持低电平,直到一段时间后,
电源变为有效。随着S_
负载
保持为低电平,在LOW-
对高磷的过渡
●负载
,平行输入捕获。
并行接口的优先级高于所述串行接口。
被设置在M个内部上拉电阻[8:0 ]和N [1:0 ]
投入减少元件数量。
串行接口逻辑与一个14位的移位来实现
注册方案。每个上升沿一旦寄存器移
S
●时钟
输入。串行输入端S
数据
必须满足设置和
在这个数据的AC参数部分指定举行时间
表。随着P_
负载
举高,配置龙头将
捕捉高到低的优势,在移位寄存器中的值
在S的
●负载
输入。见编程节以了解更多
信息。
测试输出反映了各种内部节点值是
位串行数据流中:通过T [0 2]控制。见
有关更多信息,编程部分。