位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第896页 > TMX320VC5421 > TMX320VC5421 PDF资料 > TMX320VC5421 PDF资料1第61页

TMS320VC5421
数字信号处理器
SPRS098 - DECEMBER 1999
并行I / O接口时序
切换推荐工作条件特征的并行I / O端口读
( IOSTRB = 0)
(参见图28)
参数
TD ( CLKL -A )
延迟时间, CLKOUT低到地址有效
TD ( CLKH - ISTRBL )延迟时间, CLKOUT高到IOSTRB低
TD ( CLKH - ISTRBH )延迟时间, CLKOUT高到IOSTRB高
第(一) IOR
CLKOUT后低的保持时间,地址
地址,并且定时包含在作为地址引用计时。
民
0
0
0
0
最大
4
4
4
4
单位
ns
ns
ns
ns
定时要求为一个并行I / O端口读取( IOSTRB = 0) [H = 0.5吨
C( CO)
]
(参见图28)
民
TA ( A) IO
TA ( ISTRBL ) IO
TSU ( D) IOR
日( D) IOR
访问时间,读取地址有效的数据访问
访问时间,读取IOSTRB低数据访问
建立时间,在CLKOUT高读取数据
保持时间,阅读后CLKOUT高数据
4
0
0
最大
5H–3
2H–3
单位
ns
ns
ns
ns
ns
后IOSTRB高个( ISTRBH -D )R保持时间,读取数据
地址,并且定时包含在作为地址引用计时。
CLKOUT
第(一) IOR
TD ( CLKL -A )
PPA的[18 :0]
日( D) IOR
TA ( A) IO
PPD [15:0 ]
TA ( ISTRBL ) IO
TD ( CLKH - ISTRBL )
IOSTRB
TSU ( D) IOR
日( ISTRBH -D )R
TD ( CLKH - ISTRBH )
读/写
IS
图28.并行I / O端口读取( IOSTRB = 0 )
邮政信箱1443
休斯敦,得克萨斯州77251-1443
61
超前信息