
XC4000 , XC4000A , XC4000H逻辑单元阵列家族
XC4000相比XC3000A
对于那些读者已经熟悉了XC3000A
家庭赛灵思现场可编程门阵列,这里是一个
在XC4000系列的主要新功能简明列表。
CLB有两
独立
4输入函数发生器。
A
第三
函数发生器相结合的输出
另外两个函数发生器与第九输入。
所有的功能都投入热插拔,都有完全访问权限;
没有相互排斥。
CLB有
非常快的运算进
能力。
CLB的函数发生器查表也可以用作
快速
内存。
CLB触发器具有异步设置
or
复位。
CLB有
四路输出,
两个触发器, 2组合。
CLB连接对称地位于所有
FOUR
边缘。
IOB
拥有更灵活的时钟极性选项。
IOB
具有可编程输入建立时间:
长
为了避免潜在的保持时间的问题,
短
以提高性能。
IOB
具有穿过其自身的TBUF延绳连接。
输出
n沟道只,
低V
OH
提高速度。
XC4000输出可以配对双水槽电流
24毫安。
XC4000A和XC4000H输出可以每
沉24毫安,可用于配对
48毫安
灌电流。
IEEE 1149.1-类型
边界扫描
被支承在所述的I / O 。
广解码器
在LCA设备的四边。
增加
互连资源的数目。
所有CLB输入和输出有
访问大多数接口
连接线。
开关矩阵
简化以提高速度。
全球八大网
可用于时钟或分发
逻辑信号。
TBUF
输出配置较为灵活,三态
控制较少的局限。
节目
是单一功能的输入引脚,压倒一切。
INIT引脚
也可作为配置错误输出。
外设同步模式
(8位)被加入。
外围异步模式
改善了手工
撼动。
启动
可以
同步
任何用户时钟(这是一个
配置选项) 。
没有掉电,而是一
全球三态输入
那
没有任何复位触发器。
没有片
晶体振荡器
放大器。
配置比特流包括
CRC错误检查。
配置时钟
可提高到>8
兆赫。
配置时钟是
完全静态的,
在没有限制
最大低电平时间。
READBACK
要么忽略触发器内容(避免了需要为
屏蔽)或者它需要一个
快照
所有的触发器在所述的
开始读回。
回读有相同的
极性
如配置,并且可以是
中止。
表2.三代的赛灵思现场可编程门阵列系列
参数
触发器数量
用户我最大号/ O
RAM位的最大数量
每个CLB函数发生器
每个CLB逻辑输入号码
每个CLB逻辑输出数
低偏移全局网号码
专用解码器
快速进位逻辑
内部三态驱动器
输出摆率控制
掉电选项
晶振电路
XC4025
2,560
256
32,768
3
9
4
8
是的
是的
是的
是的
no
no
XC3195A
1,320
176
0
2
5
2
2
no
no
是的
是的
是的
是的
XC2018
174
74
0
2
4
2
2
no
no
no
no
是的
是的
2-8