添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1083页 > ADCMP567BCP > ADCMP567BCP PDF资料 > ADCMP567BCP PDF资料1第9页
ADCMP567
应用信息
该ADCMP567比较器是非常高速设备。
因此,高速设计技术必须采用
以达到最佳性能。的任何最关键的方面
ADCMP567设计是利用低阻抗接地平面。
地平面,为多层电路板的一部分,值得推荐
进行适当的高速性能。采用连续导
在电路板的表面导电的飞机可以创建
在这个平面上,从而突破只对必要的信号
路径。地平面提供了一个低电感接地,
消除了在不同接地点的任何电位差
各地引起接地反弹的电路板。一
正确的接地平面也最大限度地减少寄生效应
电容在电路板上。
同样重要的是要为电源提供旁路电容
供应在高速应用。一个1μF的电解旁路
电容应放置0.5英寸范围内的每个功率
电源引脚接地。这些电容将减少任何潜在的
电压波动的电源。此外,一个10 nF
陶瓷电容应尽可能靠近的
在ADCMP567电源引脚接地。这些
电容用作在高电荷储存器的设备
频率切换。
锁存使能输入为低电平有效(锁定) 。如果
闭锁功能没有被使用时,锁存使能输入
应该连接到V
DD
(V
DD
是一个PECL逻辑高),并且
互补输入,锁存使能,应与
V
DD
- 2.0 V.这将禁用锁定功能。
偶尔,内有两个比较器中的一个
ADCMP567将不被使用。未使用的输入端
比较器不应该被允许自由浮动。高内
增益可能导致输出振荡(可能影响
正被使用) ,除非输出被强制进入一个比较器
固定状态。这很容易通过确保两个实现
输入是至少一个二极管滴分开,同时也适当地
连接LATCH ENABLE和LATCH ENABLE输入
如上所述。
最佳的性能实现了与使用适当的PECL
终端。该ADCMP567的发射极开路输出
旨在通过50 Ω电阻V被终止
DD
2.0 V,
或任何其他
等效PECL端接。如果高速PECL
信号必须超过一厘米,微带路由或更多
可能需要的带状线技术,以确保适当的过渡
时间和避免输出振荡。
时钟定时恢复
比较器通常用在数字系统中恢复时钟
定时信号。高速方波传送过
距离,甚至几十厘米,可以被扭曲,由于
杂散电容和电感。可怜的布局或不当
终止也可能导致在传输线上的反射,
进一步导致信号波形失真。一种高速
比较器可用于恢复失真波形
同时保持最低的延迟。
优化高速性能
正如任何高速比较器放大器,适当的设计和
布局技术应被用来确保最佳perform-
从ADCMP567 ANCE 。高的性能极限
速度的电路可以很容易地杂散电容的结果,
不正确的接地阻抗,或者其他的布局问题。
最小阻力从源到输入是一个重要的
考虑最大化的高速运转
ADCMP567 。与等效组合源电阻
输入电容可能会导致在输入一个滞后的反应,
从而延缓输出。的输入电容
ADCMP567结合从一个杂散电容
输入引脚接地,可能会导致几个皮法
等效电容。 3 kΩ的源电阻组合
5 pF的输入电容产生的15 ns的时间常数,
这比子500 ps的能力显著慢
该ADCMP567 。源阻抗应显著少
超过100 Ω以获得最佳性能。
插座应避免由于寄生电容和电感
距离。如果使用适当的高速技术中, ADCMP567
应不受振荡时的比较器的输入
信号通过开关阈通行证。
比较器传播
延迟色散
该ADCMP567经过特别设计,以减少
以上的输入过载范围内传播延迟色散
100 mV至1 V的传播延迟超速分散的
变化中的传播延迟所导致的变化
过激励的程度(多远的切换点被超过由
的输入)。总的结果是更高程度的定时的
因为ADCMP567精度远输入敏感度较低
变化比大多数比较器的设计。
传播延迟色散是一种规范,它是重要的
在关键时刻的应用,如ATE ,台式仪器,
与核仪器仪表。高速模式色散的定义
第0版|第9页16

深圳市碧威特网络技术有限公司