位置:首页 > IC型号导航 > 首字符U型号页 > 首字符U的型号第84页 > UPD488448FB-C80-45-DQ1 > UPD488448FB-C80-45-DQ1 PDF资料 > UPD488448FB-C80-45-DQ1 PDF资料1第28页

PD488448的牧师P
15.写/退休 - 示例
写dualoct成的RDRAM行的读出放大器的处理发生在两个步骤。所述第一步骤包括
传输的写命令,写地址,并写入数据写入缓冲器。在第二步骤时发生
在RDRAM的自动引退写入缓冲器(带有可选bytemask )到读出放大器。这两个步骤的写
过程降低了天然折返延迟由于内部双向数据引脚。
图15-1 (左)显示了该两步法的一个例子。第一COLC数据包中包含的WR命令
和一个地址指定设备,银行和列。写数据dualoct如下时刻t
CWD
后来。这
信息被加载到指定的设备的写入缓冲器。该COLC包下面时间t
RTR
后
将退休的写缓存。该退会自动发生,除非( 1) COLC包是不是陷害(无COLC
分组是当前和S位是零) ,或(2)所述COLC分组包含一个RD命令将相同的设备。如果
退不发生在时间t
RTR
原来WR命令后,则设备会继续帧COLC
数据包,寻找第一个,是不是对本身的一个RD 。甲bytemask MSK (a1)中可以以COLM供给
分组与COLC对准该退休的写缓冲器在时间t
RTR
之后, WR命令。
存储器控制器必须知道这两个步骤的写/退过程。控制器的性能可以
改善,但仅当该控制器设计占几个副作用。
图15-1 (右)展示了第一种副作用。第一COLC包有它加载了一个WR命令
地址和数据写入写缓冲器。第三COLC引起写缓冲器的一个自动引退到读出
功放。在第二和第四COLC分组(其可以涵盖退包)包含RD具有相同的命令
设备,银行和列地址与原始WR命令。换句话说,相同的dualoct地址,它是
写得之前和它实际上是退休后阅读。第一RD从某种意义上返回旧dualoct值
之前,放大器覆盖。第二个RD返回刚写入的新dualoct值。
图15-1正常退休(左)和退休/读取订购(右)
T
0
T
1
T
2
T
3
T
4
T
5
T
6
T
7
T
8
T
9
T
10
T
11
T
12
T
13
T
14
T
15
T
16
T
17
T
18
T
19
T
20
T
21
T
22
T
23
T
1
T
2
T
3
T
4
T
5
T
6
T
7
T
8
T
9
T
10
T
11
T
12
T
13
T
14
T
15
T
16
T
17
T
18
T
19
T
20
T
21
T
22
T
23
0
CTM / CFM
ROW2
..ROW0
COL4
..COL0
DQA7..0
DQB7..0
t
CWD
交易一: WR
A1 = {大, BA, Ca1的}
退休这里是自动的,除非:
(1)任何COLC包(S = 0)或
(2) COLC包的RD到设备达
CTM / CFM
此RD获取旧数据
此RD获得新的数据
ROW2
..ROW0
t
CAC
t
CAC
COL4
..COL0
DQA7..0
DQB7..0
t
CWD
交易一: WR
事务B : RD
交易C: RD
A1 = {大, BA, Ca1的}
B1 = {大, BA, Ca1的}
C1 = {大, BA, Ca1的}
WR A1
RD B1
退(a1)的
MSK (a1)的
RD C1
WR A1
退(a1)的
MSK (a1)的
t
RTR
D( A1)的
t
RTR
D( A1)的
Q( B1)的
Q(
图15-2 (左)显示了在相同的COLC包时隙执行的RD命令到同一设备的结果
将通常用于退操作。读可能是任何一家银行和列地址;所有
问题是,它是在同一装置中的WR命令。该退操作和MSK (a1)中将由一个被延迟
时间T
包
其结果。如果RD命令中使用的相同的银行和列地址的写命令,老
从读出放大器的数据将被返回。如果发出的许多的RD命令以相同的设备来代替
单一的一个显示,则退操作将举行过一个任意长的时间。然而,一旦一个RD到
其它设备或WR或NOCOP到任何设备发出后,退会发生。图15-2 (右)表示
情况,其中所述控制器要发出的WR- WR -RD COLC分组序列,与所有的命令处理
到相同的设备,但向银行和列的任何组合。
该RD会阻止自动发生一个退休的第一WR的。但第一dualoct D( a1)中,在写
28
数据表M14837EJ3V0DS00