
XC3000 , XC3000A , XC3000L , XC3100 , XC3100A逻辑单元阵列家族
主并行模式
*
如果回读
激活时,
5 kΩ电阻
需要
系列与M1
5 k
+5 V
*
+5 V
+5 V
*
M0 M1PWRDWN
CCLK
DIN
DOUT
LCA
从站# 1
5 k
+5 V
*
M0 M1PWRDWN
CCLK
DIN
DOUT
LCA
从站#N
5 k
M0 M1PWRDWN
CCLK
DOUT
M2
HDC
RCLK
...
M2
HDC
最不发达国家
常规 -
用途
用户I / O
引脚
M2
HDC
最不发达国家
常规 -
用途
用户I / O
引脚
常规 -
用途
用户I / O
引脚
A15
A14
A13
A15
A14
A13
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
A2
A1
A0
OE
北卡罗来纳州
CE
8
D7
D6
D5
D4
D3
D2
D1
D0
D / P
RESET
EPROM
其他
I / O引脚
LCA
主
D7
D6
D5
D4
D3
D2
D1
D0
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
A2
A1
A0
D / P
其他
I / O引脚
INIT
其他
I / O引脚
INIT
D / P
RESET
...
...
.....
改编
系统复位
注: XC2000器件不
已INIT暂缓硕士
装置。主器件复位
应该由外部断言
定时电路,以允许LCA CCLK
变化的清除状态的时间。
RESET
INIT
+5 V
开放
集热器
5 kΩ的每
X3159
图22.主并行模式
在主并行模式下,铅LCA设备直接
针对行业标准的字节宽度的EPROM和
接受八个数据位增量前右(或
递减)地址输出。
八个数据位是序列化领先LCA装置,
然后介绍了报头数据(以及所有数据
溢出DOUT引脚上领先的设备) 。有一个
1.5 CCLK周期内部延迟,上升CCLK后
缘,它接受一个字节的数据,并且也改变了
EPROM地址,直到下降CCLK边缘,使
这个字节的LSB ( D0 )出现在DOUT 。这意味着
DOUT上的下降沿CCLK的边缘改变,并且下一个
LCA设备菊花链接受的数据之后,又
quent上升CCLK边缘。
2-126