添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第614页 > AD7457BRT-R2 > AD7457BRT-R2 PDF资料 > AD7457BRT-R2 PDF资料1第11页
AD7457
工作原理
电路信息
该AD7457是一款12位,低功耗,单电源供电,连续
逼近模拟 - 数字转换器( ADC),带有一个
伪差分模拟输入。它采用单2.7 V
至5.25 V电源供电,能够通过率高达
100 kSPS时。它需要一个外部参考被施加到
V
REF
引脚。
在AD7457具有一个片上差分采样和保持
放大器,一个逐次逼近(SAR ) ADC和一个串行
接口,采用8引脚SOT- 23封装。串行时钟
输入访问数据从部分和提供时钟源
为逐次逼近型ADC 。在AD7457 automati-
美云断电转换后,导致低功率
消费。
B
V
IN +
V
IN-
A
A
B
SW1
SW2
V
REF
C
S
C
S
SW3
比较
电容式
DAC
控制
逻辑
电容式
DAC
图15. ADC转换阶段
ADC传递函数
输出编码的AD7457是直的(天然)的二进制文件。
所设计的代码转换发生在连续LSB值
(1 LSB的顺序, 2 LSB的顺序,等等) 。 LSB大小为V
REF
/ 4096 。理想
在AD7457的传递特性示于图16 。
转换器操作
该AD7457是基于一个逐次逼近型ADC
两个电容的DAC 。图14和图15示出了简化的
ADC的收购阶段和转换原理图
锡永相。该ADC由控制逻辑,
一个特别行政区和两个电容的DAC 。在图14中(收购
相) , SW3被关闭时, SW1和SW2处于位置A ,在
比较器在一个平衡状态保持,并且采样
电容器阵列获取关于输入的差分信号。
电容式
DAC
B
V
IN +
V
IN-
A
A
B
SW1
SW2
V
REF
C
S
C
S
SW3
比较
电容式
DAC
控制
逻辑
1LSB = V
REF
/4096
111...11
111...10
ADC CODE
111...00
011...11
000...10
000...01
000...00
0V 1LSB
V
REF
–1LSB
模拟量输入
图16.理想传递特性
典型连接图
图17示出了AD7457的典型连接图。
在这种设置中, GND引脚连接到模拟地
平面系统。在V
REF
销被连接到AD780 ,一个
2.5 V解耦参考源。信号源所配置
,连接到该V
IN +
通过一个单位增益缓冲器的模拟输入。一个DC
电压被连接至V
IN-
引脚提供了模拟地
对于V
IN +
输入。在V
DD
引脚应去耦至AGND
一个10 μF的钽电容并联一个0.1 μF
陶瓷电容器。参考引脚应去耦至
AGND具有至少0.33 μF的电容。转换结果
输出是一个16位的字有四个前导零后
的12位结果的MSB 。
图14. ADC采集阶段
当ADC启动转换(图15) , SW3断开,并
SW1和SW2移动到位置B ,使比较器
变得不平衡。两个输入端断开一次
转换开始。控制逻辑和电荷再分配
化DAC可以加减的固定电荷数量
从采样电容器阵列,使得比较
备份到平衡状态。当比较器
重新平衡后,转换完成。控制逻辑
产生ADC输出代码。的输出阻抗
来源驱动V
IN +
和V
IN-
引脚必须匹配;
否则两个输入的建立时间不同,导致
中的错误。
第0版|第11页20

深圳市碧威特网络技术有限公司