
引脚配置
顶视图
SSOP
引脚说明
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
代号
+V
S
LV
DD
10位
9位
8位
第7位
第6位
第5位
4位
第3位
第2位
第1位
GND
GND
CLK
OE
PWRDN
+V
S
GND
GND
LpBy
NC
1V
REF
IN
LnBy
CM
IN
+V
S
描述
模拟电源
输出逻辑驱动器电源电压
数据10位( D0 ) ( LSB )
数据位9 ( D1 )
数据位8 ( D2 )
数据的第7位( D3 )
数据第6位( D4 )
数据位5 ( D5 )
数据位4 ( D6 )
数据位3 ( D7 )
数据位2 ( D8 )
数据位1 ( D9 ) ( MSB )
模拟地
模拟地
转换时钟输入
输出使能,低电平有效
掉电引脚
模拟电源
模拟地
模拟地
正梯形绕道
无连接
1V参考输出
互补输入
负梯绕道
共模电压输出
模拟量输入
模拟电源
+V
S
LV
DD
LSB位10
9位
8位
第7位
第6位
第5位
4位
1
2
3
4
5
6
7
ADS900
8
9
28
27
26
25
24
23
22
21
20
19
18
17
16
15
+V
S
IN
CM
LnBy
IN
1V
REF
NC
LpBy
GND
GND
+V
S
PWRDN
OE
CLK
3位10
2位11
1 MSB位12
GND 13
GND 14
时序图
N+1
ANALOG IN
N
t
D
时钟
N+2
N+3
t
CONV
N+4
N+5
t
L
t
H
N+6
N+7
5个时钟周期
t
2
数据输出
N–5
N–4
N–3
N–2
N–1
N
t
1
N+1
N+2
数据无效
符号
t
CONV
t
L
t
H
t
D
t
1
t
2
描述
转换时钟周期
时钟脉冲低
时钟脉冲高
孔径延迟
数据保持时间,C
L
= 0pF
新数据延迟时间,C
L
= 15pF的最大
民
50
24
24
3.9
典型值
最大
100s
单位
ns
ns
ns
ns
ns
ns
25
25
2
12
ADS900
4