
83C51KB高性能单片机键盘
表7.直流特性
(续)
符号
V
OH1
参数
输出高电压( P3.0 ,
P3.2 , P3.3没有1.8K欧姆
拉)
输出高电压( P3.0 ,
P3.2 , P3.3与1.8K欧姆PUL-
LUP )
复位下拉电阻
上拉电阻( P3.0 ,
P3.2 , P3.3与1.8K欧姆PUL-
LUP )
引脚电容
逻辑0输入电流(港口
0,1, 2,3,除P3.0 , P3.2 ,
P3.3)
逻辑0输入电流( P3.0 ,
P3.2 , P3.3没有1.8K欧姆
拉)
逻辑0输入电流( P3.0 ,
P3.2 , P3.2与1.8K欧姆PUL-
LUP )
逻辑1到0的Transiton电流
租金(端口0 , 1 , 2 , 3 )
逻辑1到0跳变电流
租金( P3.0 , P3.2和P3.3与
1.8K欧姆上拉)
-1.5
民
V
CC
-
0.3
V
CC
-0.7
V
CC
-1.5
V
CC
-0.3
V
CC
-0.7
V
CC
-1.5
40
1.2
1.8
225
2.9
典型
(注1 )
最大
单位
V
TEST
条件
I
OH
= -8 A
I
OH
= -25 A
I
OH
= -50 A
I
OH
= -0.15毫安
I
OH
= -0.50毫安
I
OH
= -1.0毫安
V
OH2
V
R
RST
R
CD
千欧
千欧
C
IO
I
IL
10
-50
pF
A
@ 1MHz的,25°C
V
IN
=0.45V
I
IL1
-250
A
V
IN
=0.45V
I
IL2
-4.5
mA
V
IN
=0.45V
I
TL
I
TL1
-650
-4.5
A
mA
V
IN
=2.0V
V
IN
= 2.0V
注意:
1.典型值是使用V获得
CC
= 5.0V , TA = 25°C ,并不能保证。
2.在稳态(非瞬态)的条件下,我
OL
必须从外部限制如下:
我最大
OL
每个端口引脚端口0 , 1 , 2 , P3.1 - P3.3 :
10mA
我最大
OL
每个端口引脚P3.4 - P3.7 :
22mA
我最大
OL
每8位端口端口0-2 :
15mA
端口3 :
95mA
最大总I
OL
对于AllOutput引脚:
110mA
如果我
OL
超过了试验条件, VOL可能超过相关指标。不保证引脚
下沉比列出的测试条件更大的电流。
3.
在端口0和2容性负载可能导致上述0.4V寄生噪声脉冲叠加
在ALE和端口1,2和3的低电平输出的噪声,是由于外部总线电容显示
充入P0口和P2口时,这些引脚从1变为0。在应用中
容性负载超过100pF的,这些信号的噪声脉冲可以超过0.8V 。它可以是
希望有资格与施密特触发器或CMOS电平输入逻辑信号。
在端口0容性负载和2事业V
OH
在ALE和PSEN下降0.9 V以下
CC
说明当地址线稳定。
4.
14