
SN65LV1021/SN65LV1212
10 MHz至40 MHz时, 10 : 1 LVDS串行器/解串器
SLLS526F - 2002年2月 - 修订2002年11月
同步模式(续)
DIN0保持低电平, DIN1举高
停止
位
开始
位
停止
位
开始
位
DIN0
DIN1
DIN4保持低电平, DIN5举高
停止
位
开始
位
停止
位
开始
位
DIN4
DIN5
DIN8保持低电平, DIN9举高
停止
位
开始
位
停止
位
开始
位
DIN8
DIN9
图1. RMT模式的例子
数据传输方式
初始化和同步之后,串行接收的并行数据从输入端D
IN0
– D
IN9
。串行
使用TCLK输入锁存输入数据。该TCLK_R /女引脚选择哪条边串行用来
选通输入数据。如果其中的SYNC输入,高6 TCLK周期,在D中的数据
IN0
– D
IN9
被忽略
无论在时钟边沿的选择和SYNC模式1026个周期被发送。
在确定要使用的时钟边沿,一开始和停止位,内部追加,帧中的数据位
注册。起始位始终为高电平,停止位始终为低电平。起始和停止位函数作为
嵌入式时钟位串行流。
串行发送从串行数据输出序列化的数据和所附的时钟位( 10 + 2位) (DO ±)
在12倍TCLK频率。例如,如果TCLK为10MHz时,串行速率为10
×
12 = 120 Mbps的。因为
只有10位的输入数据中,有用的数据速率是10倍TCLK频率。例如,如果TCLK = 12兆赫
有用的数据速率是10
×
12 = 120 Mbps的。该数据源,它提供的TCLK ,必须在该范围内
10兆赫到40兆赫。
4
邮政信箱655303
达拉斯,德克萨斯州75265