位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第84页 > IDT70V24S15JI > IDT70V24S15JI PDF资料 > IDT70V24S15JI PDF资料1第18页

IDT70V24S/L
高速4K ×16双口静态RAM
工业和商业温度范围
真值表III ?中断标志
(1)
左侧端口
读/写
L
L
X
X
X
CE
L
L
X
X
L
OE
L
X
X
X
L
A
11L
-A
0L
FFF
X
X
FFE
INT
L
X
X
L
(3)
H
(2)
读/写
R
X
X
L
X
CE
R
X
L
L
X
正确的端口
OE
R
X
L
X
X
A
11R
-A
0R
X
FFF
FFE
X
INT
R
L
(2)
H
(3)
X
X
功能
设置权
INT
R
旗
权重
INT
R
旗
设置左
INT
L
旗
左复位
INT
L
旗
2911 TBL 15
注意事项:
1.假设
忙
L
=
忙
R
= V
IH
.
2.如果
忙
L
= V
IL
,则没有任何变化。
3.如果
忙
R
= V
IL
,则没有任何变化。
真值表IV ?地址
忙
仲裁
输入
输出
A
0L
-A
11L
A
0R
-A
11R
不匹配
MATCH
MATCH
MATCH
CE
L
X
H
X
L
CE
R
X
X
H
L
忙
L
(1)
H
H
H
(2)
忙
R
(1)
H
H
H
(2)
功能
正常
正常
正常
写禁止
(3)
2911 TBL 16
注意事项:
1.销
忙
L
和
忙
R
是当该部分被配置为主机两个输出。无论是输入当配置为从机。
忙
在IDT70V24输出推
拉不开漏输出。在奴隶
忙
输入在内部禁止写操作。
2. l如果输入到对面的端口地址之前是稳定的,并启用该端口的输入。 V
IH
如果输入到相对的端口的地址之后变得稳定和
启用该端口的输入。如果T
APS
不被满足,或者
忙
L
or
忙
R
=低将导致。
忙
L
和
忙
R
输出不能同时低。
3.写入到左侧端口在内部被忽略时,
忙
L
输出驱动低不管销上实际的逻辑电平。写入到正确的端口在内部被忽略时,
忙
R
输出驱动低不管销上实际的逻辑电平。
真值表V ?信号量采购序列的例子
(1,2,3)
功能
无动作
左端口写入"0"到信号灯
正确的端口写入"0"到信号灯
左端口写入"1"到信号灯
左端口写入"0"到信号灯
正确的端口写入"1"到信号灯
左端口写入"1"到信号灯
正确的端口写入"0"到信号灯
正确的端口写入"1"到信号灯
左端口写入"0"到信号灯
左端口写入"1"到信号灯
D
0
- D
15
左
1
0
0
1
1
0
1
1
1
0
1
D
0
- D
15
右
1
1
1
0
0
1
1
0
1
1
1
无信号灯
左侧端口有信号令牌
没有变化。右侧有没有写访问信号
正确的端口信号灯获得令牌
没有变化。左侧端口有没有写访问信号
左口获得信号量令牌
无信号灯
正确的端口有信号令牌
无信号灯
左侧端口有信号令牌
无信号灯
2911 TBL 17
状态
注意事项:
1.本表表示用于只有一个八信号灯上IDT70V24的事件序列。
2.有通过我写的八个信号旗/ O
0
和所有的I / O ( I / O读
0
-I / O
15
) 。这八个信号灯由A处理
0
-A
2
.
3.
CE
= V
IH
,
SEM
= V
IL
访问的信号量。指的是信号量读/写控制真值表。
6.42
18