位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第932页 > ADSP-2186MKCA-300 > ADSP-2186MKCA-300 PDF资料 > ADSP-2186MKCA-300 PDF资料2第11页

ADSP-2186M
进行。的第一条指令从片亲
一旦引导加载完成程序存储器地址0x0000 。
CLKIN
XTAL
CLKOUT
电源
DSP
图3.外部晶体连接
RESET
该
RESET
信号启动ADSP- 2186M的主复位。
该
RESET
信号必须在上电时置位
序,以保证正确的初始化。
RESET
在初始
上电时必须保持足够长的时间以使内部时钟
为稳定。如果
RESET
激活后,电任何时候,
时钟继续运行,并且不需要稳定时间。
在上电序列被定义为所需的总时间
晶振电路后,一个有效的V稳定
DD
被施加到
所述处理器,并且用于内部锁相环(PLL)的锁定
到具体的晶振频率。最低2000 CLKIN
循环保证了PLL已锁定,但不包括所述
晶体振荡器的起振时间。在此期间的上电顺序
该
RESET
信号应保持低电平。在随后的复位,
该
RESET
信号必须满足最低脉宽specifi-
阳离子,T
RSP
.
该
RESET
输入包含一些滞后;但是,如果一个
RC电路用于产生
RESET
信号,利用一个
外部施密特触发器建议。
主复位设置所有的内部堆栈指针为空栈
条件下,屏蔽所有中断,并清除MSTAT寄存器。
当
RESET
被释放时,如果不存在未决的总线请求和
该芯片CON连接gured进行引导,在引导加载顺序
在ADSP- 2186M具有单独的电源连接
内部(V
DDINT
)和外部(Ⅴ
DDEXT
)电源。
内部电源必须满足2.5伏的规定。该
外部电源可以连接到任何一个2.5 V或3.3 V电源。
所有外部电源引脚必须连接到同一电源。
所有的输入和I / O引脚可以承受的输入电压高达3.6 V ,
不管外部电源电压。此功能提供
在混合2.5 V和3.3 V分量最大的灵活性。
操作模式
设置内存模式
对于ADSP- 2186M内存模式选择过程中由
芯片通过采用C模式引脚复位。该引脚为多
路开关连接与DSP的PF2引脚,所以,必须注意在如何
在模式选择时。这两种方法用于选择
模式C的值是主动和被动。
被动配置
被动配置涉及使用上拉或下拉
电阻器,连接到C模式引脚。为了最大限度地减少功率变
消耗,或者如果PF2引脚是用作在DSP的输出
应用程序,一个弱上拉或下拉, 10 kΩ的顺序上,
都可以使用。这个值应该是足够拉销到
所需的水平,并且仍然允许销操作为可编程
标志输出而对处理器的输出驱动器过分紧张。
对于在掉电模式下最低功耗, recon-
图PF2为输入,因为上拉或下拉将
持销在一个已知的状态,并且不会切换。
表II中。操作模式
方式D
X
方式C
0
模式B
0
模式A
0
引导方法
BDMA功能用于从加载的第一个32程序存储器字
该字节的存储空间。程序执行都将延迟到所有32个字
已被加载。芯片配置完全内存模式。
1
没有出现自动开机操作。执行程序开始于外部
内存位置0芯片配置在全部内存模式。能BDMA
仍然可以使用,但处理器不会自动使用或等待这些
操作。
BDMA功能用于从加载的第一个32程序存储器字
该字节的存储空间。程序执行都将延迟到所有32个字
已被加载。芯片被配置为主机模式。
IACK
有活动
下拉。 (需要额外的硬件) 。
IDMA功能用于根据需要加载任何内部存储器。节目
执行都将延迟到内部程序存储器写入0
要。芯片被配置为主机模式。
IACK
具有有源下拉。
1
BDMA功能用于从加载的第一个32程序存储器字
该字节的存储空间。程序执行都将延迟到所有32个字
已被加载。芯片被配置为主机模式;
IACK
需要克斯特
最终拉下。 (需要额外的硬件)
IDMA功能用于根据需要加载任何内部存储器。节目
执行都将延迟到内部程序存储器写入0
要。芯片被配置为主机模式。
IACK
需要外部上拉了下来。
1
X
0
1
0
0
1
0
0
0
1
0
1
1
1
0
0
1
1
0
1
记
1
作为标准的操作设置。使用这些骗子网络gurations可以更轻松地设计和更好的内存管理。
第0版
–11–