
ADSP-2186M
慢闲置
IDLE指令将增强在ADSP- 2186M让
处理器的内部时钟信号被减慢,从而进一步降低
功耗。降低时钟频率,一个编程
的正常时钟速率可燃组分,由一个可选指定
除数在IDLE指令给出。
指令的格式是:
IDLE( n)的;
哪里
n
= 16 , 32 , 64 ,或128该指令保持时处理
感器功能齐全的,但在较低的时钟速率运行。而
它是在这种状态下,处理器的其它内部时钟信号,如
为SCLK, CLKOUT信号和定时器的时钟,用相同的减
比。该指令的默认形式,在没有时钟分频
给出,是标准的IDLE指令。
当IDLE (n)的指令时,它有效地减慢
处理器的内部时钟,因此,其响应时间低能
荷兰国际集团的中断。标准空闲的一个周期响应时间
国家增加n时,时钟分频。当启用跨
收到中断时, ADSP- 2186M将保持在空闲状态
达最大值n个处理器周期( n个= 16 ,32,64 ,或
128)才可恢复正常运作。
当IDLE (n)的指令用于在系统中有一个
外部产生的串行时钟(SCLK) ,串行时钟速率
可以比处理器的减少的内部时钟速率更快。
在这些条件下,中断不能在一个产生
相比,可以提供服务时,由于额外的时间越快
处理器采用出来的空闲状态(最大值n
处理器周期) 。
系统接口
ADSP - 2186M还提供了4个外部中断和两个
串行端口或六个外部中断和一个串行端口。主持人
记忆模式允许访问整个外部数据总线,但
限制寻址到单个地址位( A0)。通过使用
外部硬件,额外的系统外设,可以添加
在这种模式下,以产生并锁存地址信号。
时钟信号
在ADSP- 2186M可以通过计时无论是水晶或
TTL兼容的时钟信号。
在CLKIN输入不能停止,操作过程中改变
化,也不在正常操作低于指定频率
操作。唯一的例外是当处理器处于
掉电状态。有关更多信息,请参阅章节
器9 ,
ADSP -2100系列用户手册,
详细信息
这个掉电功能。
如果一个外部时钟的情况下,它应该是一个TTL兼容的信号
在一半的指令速率运行。该信号被连接到
DSP的CLKIN输入。当使用外部时钟时,
在XTAL输入必须悬空。
在ADSP- 2186M使用输入时钟,其频率等于
一半的指令速率;一个37.50 MHz的输入时钟产生一个13纳秒
处理器周期(相当于75兆赫) 。通常情况下,
指令在单处理机周期执行。所有设备
定时是相对于所述内部指令时钟速率,这是
当启用时由CLKOUT信号指示。
由于ADSP- 2186M包括一个片上振荡器电路,
外部晶体也可以使用。该晶体的连接
横跨CLKIN和XTAL引脚,与两个电容器CON组
连接的,如图3,电容值依赖于
晶型,应该由晶振制造商指定。
并联谐振,基频,微处理器
高档水晶应该被使用。
的时钟输出( CLKOUT)信号是由处理器产生的
在处理器的周期率。这可以启用和禁用所
在SPORT0自动缓冲控制寄存器的CLKODIS位。
主机内存模式
ADSP-2186M
1 / 2X时钟
OR
水晶
CLKIN
XTAL
FL0–2
字节
内存
A0
16
1
图2示出了与典型的基本系统配置
ADSP - 2186M ,两个串口设备,一个字节宽度的EPROM和
可选的外接程序和数据覆盖存储器(模式 -
可选择) 。可编程等待状态的产生使得
处理器可以轻松地连接慢的外围设备。该
完整的内存模式
ADSP-2186M
1 / 2X时钟
OR
水晶
CLKIN
XTAL
FL0–2
IRQ2/PF7
IRQE/PF4
DATA23–0
IRQL0/PF5
血粉
IRQL1/PF6
WR
模式D / PF3
RD
模式C / PF2
MODE A / PF0
模式B / PF1
IOMS
SPORT1
SCLK1
RFS1或
IRQ0
TFS1或
IRQ1
DT1或FO
PMS
DR1或F
I
DMS
CMS
SPORT0
SCLK0
RFS0
TFS0
DT0
DR0
BR
BG
BGH
PWD
PWDACK
24
14
A
13–0
D
23–16
D
15–8
A0–A21
数据
CS
A
10–0
D
23–8
I / O空间
DATA (外设)
2048地点
ADDR13–0
ADDR
IRQ2/PF7
IRQE/PF4
DATA23–8
IRQL0/PF5
IRQL1/PF6
血粉
模式D / PF3
WR
模式C / PF2
RD
MODE A / PF0
模式B / PF1
SPORT1
SCLK1
RFS1或
IRQ0
TFS1或
IRQ1
DT1或FO
DR1或FI
SPORT0
SCLK0
RFS0
TFS0
DT0
DR0
IOMS
CS
A
13–0
ADDR
D
23–0
数据
覆盖
内存
两个8K
PM SEGMENTS
两个8K
DM SEGMENTS
串行
设备
串行
设备
PMS
DMS
CMS
串行
设备
串行
设备
系统
接口
OR
调节器
16
BR
BG
BGH
PWD
IDMA端口
PWDACK
IRD/D6
IWR/D7
IS/D4
IAL/D5
IACK/D3
IAD15–0
图2.基本系统接口
–10–
第0版