位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第997页 > TMS320VC5509AZHH > TMS320VC5509AZHH PDF资料 > TMS320VC5509AZHH PDF资料1第116页

电气规格
5.14.3
作为McBSP的SPI主模式或从时序
表5-27到表5-34假设检验在推荐工作条件下(见图5-26通过
图5-29 ) 。
表5-27 。作为McBSP的SPI主模式或从时序要求( CLKSTP = 10B , CLKXP = 0 )
CV
DD
= 1.2 V
CV
DD
= 1.35 V
号
主
民
MC23
MC24
MC25
MC26
CV
DD
= 1.6 V
主
民
10
0
最大
SLAVE
民
3 6P
3 + 6P
5
2P
16P
最大
ns
ns
ns
ns
单位
SLAVE
民
3 6P
3 + 6P
5
最大
最大
t
SU( DRV- CKXL )
t
H( CKXL - DRV )
t
SU( FXL - CKXH )
t
C( CKX )
建立时间, DR才有效
CLKX低
保持时间,何才有效
CLKX低
建立时间, FSX前低
CLKX高
周期时间, CLKX
15
0
2P
16P
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
p = 1 / CPU的时钟频率。例如,在200 MHz的运行部件时,使用P = 5纳秒。除了CPU频率,最大操作
串口的频率也取决于满足规定的开关特性和时序要求参数的休息。
表5-28 。作为McBSP的SPI主模式或从开关特性( CLKSTP = 10B , CLKXP = 0 )
CV
DD
= 1.2 V
CV
DD
= 1.35 V
号
参数
主
§
民
MC27
MC28
MC29
t
D( CKXL - FXL )
t
D( FXL - CKXH )
t
D( CKXH - DXV )
延迟时间, CLKX低
为FSX低
延迟时间, FSX低
CLKX高
#
延迟时间, CLKX高
到DX有效
禁用时, DX高
阻抗以下
从CLKX最后一个数据位
低
禁用时, DX高
阻抗以下
从FSX最后一个数据位
高
延迟时间, FSX低
DX有效
T5
C5
4
最大
T+5
C+5
6
3P + 3
5P + 15
SLAVE
民
最大
民
T4
C4
3
CV
DD
= 1.6 V
主
§
最大
T+4
C+4
3
3P + 3
5P + 8
SLAVE
民
最大
ns
ns
ns
单位
MC30
t
DIS ( CKXL - DXHZ )
C4
C+4
C3
C+1
ns
MC31
t
DIS ( FXH - DXHZ )
3P+ 4
3P + 19
3P+ 3
3P + 11
ns
MC32
t
D( FXL - DXV )
3P + 4
3P + 18
3P + 4
3P + 10
ns
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
p = 1 / CPU的时钟频率。例如,在200 MHz的运行部件时,使用P = 5纳秒。除了CPU频率,最大操作
串口的频率也取决于满足规定的开关特性和时序要求参数的休息。
§
T = CLKX周期= ( 1 + CLKGDV ) * 2P
C = CLKX低脉冲宽度= T / 2时, CLKGDV是奇数或零和= ( CLKGDV / 2 ) * 2P时CLKGDV是偶数
FSRP = FSXP = 1。作为SPI主, FSX反转为低电平有效从使能输出。作为一个奴隶,在上FSX低电平有效的信号输入
和FSR的内部使用之前反转。
CLKXM = FSXM = 1 , CLKRM = FSRM = 0,主多通道缓冲串口
CLKXM = CLKRM = FSXM = FSRM = 0为奴隶的McBSP
#
FSX应该低前时钟的上升沿,使从属设备,然后开始在主时钟的上升沿SPI传输
( CLKX ) 。
116
SPRS205D
2002年11月 - 修订2005年1月