
* VDD / VDDQ = 2.8V *
K4D26323RA-GC
128M DDR SDRAM
版本1.2 ( 2001年9月13日)
定义K4D26323RA - GC33和K4D263238A - GC2A的DC规格值
将TCK -2A (最大),并从-33到为7ns为5ns
版本1.1 ( 2001年9月3日)
增加K4D26323RA - GC33 ( VDD / VDDQ = 2.8V )
增加K4D263238A - GC2A ( 350MHz的)
版本1.0 ( 2001年8月16日)
更改K4D263238A - GC33的tCDLR从2tCK到3tCK
删除了VDDQ =从规范1.8V 。
增加K4D263238A -GL作为一款低功耗的部分
定义DC规格。
版本0.1 ( 2001年8月2日) -
目标规格
更改TCK K4D263238A - GC45的(最大) / -50 / -55 / -60 ,从为7ns至10ns的。
版本0.0 ( 2001年6月) -
目标规格
确定的目标规格
- 3 -
2.0版本( 2003年1月)