
UCC27323 , UCC27324 , UCC27325
UCC37323 , UCC37324 , UCC37325
SLUS492B - 2001年6月 - 修订2002年9月
应用信息
工作波形和电路布局
图5示出了电路的性能可实现具有单个驱动器( 8针集成电路的1/2)驱动10 nF的负载。
输入脉冲宽度(未示出)被设置为300纳秒,以显示两个转换的输出波形。注意线性
上升和下降的开关波形的边沿。这是由于在恒定的输出电流特性
驱动器相对于传统的基于MOSFET的栅极驱动器的所述电阻的输出阻抗。
图5中。
在动力驱动器在高频率下操作,它是一个显著挑战来获得干净的波形没有太多的
过冲/下冲和振铃。这些驱动器的低输出阻抗产生具有高的波形
的di / dt 。这容易引起振铃的寄生电感。悉心照顾必须在电路设计中使用。
有利的是,连接驱动器IC尽可能接近到引线。在驱动器IC布置了研
在输出的相对侧,所以接地应连接到所述旁路电容和负载
铜迹线尽可能宽。这些连接也应该有小的封闭循环领域取得
以减少电感。
VDD
虽然静态VDD的电流非常低,总电源电流将更高,这取决于OUTA和OUTB
电流和编程的振荡器频率。总VDD电流是静态VDD电流之和
平均输出电流。知道工作频率和MOSFET的栅极电荷(Qg ) ,平均输出
电流可以从下式计算:
I
OUT
=的Qg X f,其中f是频率
为了获得最佳的高速电路的性能,两个V
DD
旁路电容被推荐TP防止噪音
问题。采用表面贴装元件,强烈推荐。一个0.1 μF的陶瓷电容器
位于最靠近VDD与地连接。此外,较大的电容器(如1μF )与相对
低ESR应当并联连接,以帮助实现高的电流峰值负载。并行
电容器的组合应提供一个低阻抗特性的预期电流电平在
驱动器应用。
www.ti.com
9