
WM8510
注册
地址
R4
音频
接口
控制
位
1
LABEL
ADCLRSWAP
默认
0
产品预览
描述
ADC数据是否会出现在控制
“正确”或帧时钟的'左'的阶段:
0 = ADC数据出现在'左'的阶段
FRAME
1 = ADC数据出现在'正确'的阶段
FRAME
DAC数据是否会出现在控制
“正确”或帧时钟的'左'的阶段:
0 = DAC数据中出现的“左”相
FRAME
1 = DAC数据出现在'正确'的阶段
FRAME
音频接口数据格式选择:
00 =右对齐
01 =左对齐
10=I
2
S格式
11 = DSP / PCM模式
字长
00 = 16位
01 = 20位
10 = 24位
11 = 32位(见注)
帧时钟极性
0=normal
1=inverted
DSP模式 - 模式A / B选择
1 = MSB可在第一BCLK上升
FRAME上升沿(模式B)后缘
0 = MSB可在第2个BCLK上升
后FRAME上升沿边缘(模式A )
2
DACLRSWAP
0
4:3
FMT
10
6:5
WL
10
7
FRAMEP
0
8
BCP
0
BCLK极性
0=normal
1=inverted
表24音频接口控制
音频接口控制
该寄存器的控制位音频格式,字长和主/从模式总结
下文。每一个音频接口可以单独控制。
寄存器位MS选择在主或从模式音频接口操作。在主控模式下BCLK ,
和帧输出。 BCLK和帧的主模式下的频率控制,
BCLKDIV 。这些分频主时钟的版本。这可能导致在很短的BCLK的脉冲
在一帧的结束,如果有BCLKs到帧时钟的一个非整数比率。
w
PP版本1.2 2004年12月
40