
生产数据
WM8951
BCLK
DSP
编码器/
解码器
WM8951 ADCLRC
ADC
ADCDAT
图21主模式
作为从设备的WM8951L序列的数据传输( ADCDAT )在数字音频
接口响应于外部施加的时钟(BCLK , ADCLRC ) 。这示于图22中。
BCLK
DSP
编码器/
解码器
WM8951 ADCLRC
ADC
ADCDAT
图22从模式
注意, WM8951L依赖于音频接口BCLK之间的受控的相位关系,并
主MCLK或CLKOUT 。为了避免任何定时危险,请参阅详细的定时部分
信息。
音频数据采样价格。
该WM8951L提供两种操作模式(正常和USB)来产生所需的ADC
采样率。正常和USB模式是根据由软件控制程序
在下表中。
在正常模式下,用户控件通过使用合适的MCLK或晶体的采样率
频率和采样率控制寄存器的设置。该WM8951L可支持采样率从
8KS / s到96ks / s的。
在USB模式下,用户必须使用12MHz的固定肌球蛋白轻链激酶或晶体频率生成示例
价格从8KS / s到96ks / s的。它被称为自常用的USB的USB模式(通用串行总线)
时钟是在12MHz的和WM8951L可以这样的系统中可直接使用。 WM8951L可
生成所有正常的音频采样率,从这个主时钟频率,而无需
针对不同的主时钟或PLL电路。
w
PD版本4.0 2005年5月
25