
82C284
1997年3月
时钟发生器和接口就绪
为80C286处理器
描述
Intersil的82C284是一个时钟发生器/驱动器,其
提供时钟信号80C286处理器和支持
组件。它还包含逻辑以供应就绪的
从异步或同步源和CPU
从与异步输入同步复位
滞后。
特点
生成系统时钟为80C286处理器
生成系统由施密特复位输出
触发输入
- 改进滞后
使用晶振或外部信号的频率源
两个输入之间进行动态切换
频率
提供本地READY和多总线
准备
同步
静态CMOS技术
单+ 5V电源
提供18引脚封装CERDIP
订购信息
产品型号
CD82C284-12
ID82C284-10
ID82C284-12
TEMP 。 RANGE
0
o
C至+70
o
C
-40
o
C至+ 85
o
C
-40
o
C至+ 85
o
C
包
PKG 。
号
18 Ld的CERDIP F18.3
18 Ld的CERDIP F18.3
18 Ld的CERDIP F18.3
引脚
82C284 ( CERDIP )
顶视图
工作原理图
RESET
ARDY
SRDY
SRDYEN
准备
EFI
F / C
X1
X2
GND
1
2
3
4
5
6
7
8
9
18 VCC
17 ARDYEN
16 S1
15 S0
14 NC
13 PCLK
12 RESET
11 RES
10 CLK
EFI
F / C
ARDYEN
ARDY
X1
X2
XTAL
OSC
MUX
水库
同步
RESET
CLK
同步
SRDYEN
SRDY
准备逻辑
准备
S1
S0
PCLK发电机
PCLK
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
http://www.intersil.com或407-727-9207
|
版权
Intersil公司1999
MULTIBUS
网络文件编号
2966.1
是一种获得专利的英特尔总线。
1