位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第1097页 > HYS72D256320GBR-7-B > HYS72D256320GBR-7-B PDF资料 > HYS72D256320GBR-7-B PDF资料1第20页

HYS72D[128/256][300/320/321/500][GBR/HR]-[5/6/7/7F]-B
录得双数据速率SDRAM模块
电气特性
表12
参数
AC时序 - 绝对规格-6 / -5
符号
分钟。
–5
DDR400B
马克斯。
+0.6
+0.5
0.55
0.55
12
12
12
—
—
—
—
+0.6
+0.6
1.25
+0.40
+0.40
+0.50
+0.50
—
—
—
—
—
0.60
—
—
—
—
—
1.1
0.60
分钟。
–0.7
–0.6
0.45
0.45
—
6
7.5
0.45
0.45
2.2
1.75
–0.7
–0.7
0.75
—
—
—
—
0.35
0.2
0.2
2
0
0.40
0.25
0.75
0.8
0.75
0.8
0.9
0.40
–6
DDR333
马克斯。
+0.7
+0.6
0.55
0.55
—
12
12
—
—
—
—
+0.7
+0.7
1.25
+0.40
+0.45
+0.50
+0.55
—
—
—
—
—
0.60
—
—
—
—
—
1.1
0.60
ns
ns
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
单位注/
条件
1)
从CK / CK DQ输出访问时间
从CK / CK DQS输出访问时间
CK高电平宽度
CK低电平宽度
时钟半周期
时钟周期时间
t
AC
t
DQSCK
t
CH
t
CL
t
HP
t
CK
–0.6
–0.5
0.45
0.45
5
6
7.5
t
CK
t
CK
ns
ns
ns
ns
ns
ns
ns
ns
ns
分钟。 (
t
CL
,
t
CH
)
分钟。 (
t
CL
,
t
CH
) NS
CL = 3.0
2)3)4)5)
CL = 2.5
2)3)4)5)
CL = 2.0
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)6)
DQ和DM输入保持时间
DQ和DM输入建立时间
控制和地址。输入脉冲宽度(每
INPUT)
DQ和DM输入脉冲宽度(每个输入)
t
DH
t
DS
t
IPW
0.4
0.4
2.2
1.75
–0.6
–0.6
0.75
—
—
—
—
t
DIPW
从CK / CK数据输出高阻抗的时间
t
HZ
从CK / CK数据输出低阻抗时间
t
LZ
写命令1
st
DQS闭锁过渡
t
DQSS
DQS -DQ歪斜( DQS和DQ相关
t
DQSQ
信号)
数据保持倾斜因子
DQ / DQS输出保持时间
2)3)4)5)6)
2)3)4)5)7)
2)3)4)5)7)
2)3)4)5)
t
CK
ns
ns
ns
ns
ns
TFBGA
2)3)4)5)
TSOPII
2)3)4)5)
TFBGA
2)3)4)5)
TSOPII
2)3)4)5)
2)3)4)5)
2)3)4)5)
2)3)4)5)
t
QHS
t
QH
DQS输入低(高)脉冲宽度(写周期)
t
DQSL ,H
DQS下降沿到CK建立时间(写
t
DSS
循环)
DQS下降沿持有CK时间(写
循环)
模式寄存器设置命令周期时间
写序言建立时间
写后同步
写序言
地址和控制输入建立时间
t
HP
–
t
QHS
0.35
0.2
0.2
2
0
0.40
0.25
0.6
0.7
t
HP
–
t
QHS
t
CK
t
CK
t
CK
t
CK
ns
t
DSH
t
MRD
t
WPRES
t
WPST
t
WPRE
t
IS
2)3)4)5)
2)3)4)5)
2)3)4)5)8)
2)3)4)5)9)
2)3)4)5)
t
CK
t
CK
ns
ns
ns
ns
快速压摆率
3)4)5)6)10)
慢转换速率
3)4)5)6)10)
地址和控制输入保持时间
t
IH
0.6
0.7
快速压摆率
3)4)5)6)10)
慢转换速率
3)4)5)6)10)
2)3)4)5)
2)3)4)5)
阅读序言
阅读后同步
数据表
t
RPRE
t
RPST
0.9
0.40
20
t
CK
t
CK
修订版0.5 , 2003-12