
一般时序规范
12
一般时序规范
表19.通用AC时序规范
表19
清单时序规格为GPIO , PSC , DREQ , DACK和外部中断。
名字
G1
G2
G3
特征
CLKIN高信号输出有效
CLKIN高信号无效(输出保持)
信号输入脉冲宽度
民
—
0
2
最大
2
—
—
单位
PSTCLK
ns
PSTCLK
13
I
2
C输入/输出时序规范
表20.我
2
C输入时序SCL和SDA的规格
NUM
I1
I2
I3
I4
I5
I6
I7
I8
I9
特征
START条件保持时间
时钟低电平时间
SCL / SDA上升时间(V
IL
= 0.5 V到V
IH
= 2.4 V)
数据保持时间
SCL / SDA下降时间(V
IH
= 2.4 V到V
IL
= 0.5 V)
时钟高电平时间
数据建立时间
启动条件建立时间(重复启动条件只)
停止条件的建立时间
民
2
8
—
0
—
4
0
2
2
最大
—
—
1
—
1
—
—
—
—
单位
总线时钟
总线时钟
mS
ns
mS
总线时钟
ns
总线时钟
总线时钟
表20
列出规格为我
2
在C输入时序参数如图
图18 。
表21
列出规格为我
2
中所示的C输出时序参数
图18 。
MCF547x集成的微处理器的电气特性,第2版
飞思卡尔半导体公司
21