
CS7654
以下的亮度延迟,数据被传递
通过内插滤波器,其具有编程
序的带宽,然后由可变增益上午
plifier ,其中所述亮度的直流值进行修改
通过Y_AMP注册。
亮度放大器的输出端连接到
同步插入块。同步插入accom-
通过多路复用plished成亮度数据通路
在适当的不同的同步直流值
次。数字同步发生器采用水平
同步和垂直同步定时信号,并生成
适当的复合同步时序(包括
纵向均衡和锯齿脉冲) ,空白字符
荷兰国际集团的信息,和脉冲串标记。同步边沿速率
符合RS - 170A或ITU R.BT601和ITU
R.BT470规范。
另外,也可以以延迟的亮度信号,
对于色度信号,由最多
三个像素时钟。这个可变延迟是有用的,以
偏移亮度的不同的传播延迟
基带调制和色度信号。该AD-
justable亮度延迟仅在
COMP_VID输出。
参考电压
该CS7654配备了板载电压
基准发生器( 1.232 V)所使用的
数模转换器。内部基准电压准确
足以保证最多3 %的总增益
误差的模拟输出。然而,有可能
通过硐覆盖内部参考电压
荷兰国际集团外部电压源VREF引脚。
目前参考
DAC输出电流的每比特导出的
当前参考块。当前步骤是试样
由电阻放置的大小田间
ISET_DAC电流基准销和电
地面上。
A 4 kΩ的电阻需要连接之间
ISET_DAC引脚与GND 。 DAC输出电流
租金进行了优化,无论是驾驶双termi-
75经过NAT负载
(低阻抗模式)或一
300双端接负载
(高阻抗
模式)。 2输出电流模式软件选择
lectable通过寄存器位。请注意,有
2 ISET引脚的设备上,一个用于DACS ,
和一个用于在PLL 。
数字到模拟转换器
该CS7654提供了三个独立的27 MHz的DAC
为模拟视频信号。默认配置是
10位DAC,用于S-视频色度, 1个10位
DAC用于S-Video的亮度, 1个10位DAC的
复合输出。所有三个DAC被设计为
驾驶或低阻抗负载(双termi-
转换后的75
)
或高阻抗负载(双之三
难燃300
).
这些DAC可以通过主机的投入三态模式
可寻址控制寄存器位。每个六
DAC的有其自己的DAC使能位。在
禁用模式下, 10位DAC源(或汇)
零电流。
对于低功耗的待机情况下,在CS7654
还提供了电源关断控制DAC的。
每个DAC都有一个关联的DAC关断位。
隐藏式字幕插入
该CS7654能够NTSC隐藏字幕的
插入上线21和284独立。
闭路字幕启用的一种或两种
经由CC_EN线[1:0 ]寄存器位和
要插入的数据也被写入的四个
隐藏式字幕数据寄存器。该CS7654 ,当
启用后,将自动生成的七个周期
时钟运行在( 32倍线率) ,起始位IN-
插入可以(001 ),最后插入两个数据
每行字节。数据较低的视频输出corre-
sponds 0 IRE和高的数据对应于50
IRE 。
每一行有两个独立的8位寄存器
( CC_21_1 & CC_21_2的第21行和CC_284_1
& CC_284_2线路284 ) 。中断也亲
单元提供了简化的驱动器之间的信号交换
15