
Bt8110/8110B
高容量ADPCM处理器
表1-4 。 Bt8110 / 8110B硬件信号定义
( 2/2)
PIN标签
A[13:0]
1.0产品说明
1.2引脚说明
信号名称
ROM地址总线
I / O
I / O
德网络nition
在Bt8110 ,这些信号是OUPUTS驱动地址线
在外部的查找表的ROM。在Bt8110B , A [ 7 :0]
输入时,内部查找表的ROM被使用。 A [ 13 : 8 ]必须
使用Bt8110B内部查找表ROM时处于打开状态
启用。
A [ 7 : 0 ]可开启或正常运行时保持低
使用Bt8110B内部查找表ROM启用。
当使用Bt8110B与内部查找表ROM中
启用后, A [ 0 ]和a [ 3 ]具有以下功能:
A [ 0 ]禁用G.726 TR预测复位。此功能强制
块色调的TD输出为0的值。
A [ 3 ]禁用偶数位反转的A律。此功能禁用
每G.711偶数位反转。
信号A [ 0]将在同一时间输入的采样
代码选择输入,因此“预测禁用或复位”即可
受控于一个信道逐信道基础。 A [ 3 ]不定时
所以它影响到每一个通道。
A [ 2:0 ],A [ 5:4 ]用来允许Bt8110B是兼容
预Bt8110设计。
A [ 7 : 6 ]都在Bt8110B工厂测试引脚必须始终
打开或逻辑低电平举行。
在Bt8110B两个新的控制输入端的地方提供
Vcc和GND。 CTRL [1](引脚39)为Vcc在Bt8110和CTRL [0]
为GND在Bt8110 。
这些新的控制输入端实现方式是:
ROM接口
CTRL[1,0]
控制输入
I
CTRL[1]
低
低
CTRL[0]
低
高
模式
只有内部ROM ,交错,
编码只是&解码方式只
只有内部ROM ,直接成帧器
界面。此选项提供了
硬件方式直接成帧器
界面。
Bt8110兼容模式,外部
需要ROM
未使用(生产测试只)
高
高
低
高
在Bt8110兼容模式,现有的ROMS会工作。
电源电压
V
CC
GND
供应
地
I
I
提供了用于对Bt8110电源电压七针。六针
设置在Bt8110B 。
提供了用于地面上的Bt8110九个管脚。八引脚
设置在Bt8110B 。
SE
测试信号
TDP
Y
SE参数
TDP参数
参数y
O
O
O
串行输出引脚SE参数。仅工厂使用
测试目的,应悬空。
串行输出引脚的TDP参数。仅工厂使用
测试目的,应悬空。
串行输出引脚作为Y参数。只用于工厂测试使用
目的,应悬空。
注: (S ) :
(1)
所有输入都是高电平有效除WR *它能够在微处理器中所使用的类型。看
第2.1.2节。
100060C
科胜讯
1-11