
Bt8110/8110B
高容量ADPCM处理器
图1-4 。 Bt8110B逻辑图
1.0产品说明
1.2引脚说明
CLOCK IN
在同步
串行输入
RESET
I
I
I
I
15
21
14
20
8
7
6
5
4
2
67
66
65
时钟和
时钟
串行
SYNC
接口
serial_in
RESET
PSIGEN
PSIG[7]
PSIG[6]
PSIG[5]
PSIG[4]
PSIG[3]
PSIG[2]
PSIG[1]
PSIG[0]
ADPCM_STB
PCM_STB
SERIAL_OUT
31
30
16
ADPCM频闪
PCM频闪
O串行输出
并行信号启用I
( MSB )的并行信号在7
并行信号输入6
并行信号输入5
并行信号在4
并行信号输入3
并行信号在2
并行信号在1
并行信号在0
I
I
I
I
I
I
I
I
并行
接口
( ROM接口)
D[7]
D[6]
D[5]
D[4]
D[3]
D[2]
D[1]
D[0]
48
49
50
51
54
55
56
57
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
ROM数据输入/输出PDATA
ROM数据输入/输出PDATA
ROM数据输入/输出PDATA
ROM数据输入/输出PDATA
ROM数据输入/输出PDATA
ROM数据输入/输出PDATA
ROM数据输入/输出PDATA
ROM数据输入/输出PDATA
只读存储器
接口
A[13]
A[12]
A[11]
A[10]
A[9]
A[8]
A[7]
A[6]
A[5]
A[4]
A[3]
A[2]
A[1]
A[0]
37
38
41
42
43
45
46
47
58
59
60
61
62
63
ROM地址13
ROM地址12
ROM地址11
ROM地址10
ROM地址9
ROM地址8
I / O ROM地址7
I / O ROM地址6
I / O ROM地址5
I / O ROM地址4
I / O ROM地址3
I / O ROM地址2
I / O ROM地址1
I / O ROM地址0
微控制器启用
地址锁存使能
芯片选择
写*
P
地址/数据6
P
地址/数据5
P
地址/数据4
P
地址/数据3
P
地址/数据2
P
地址/数据1
P
地址/数据0
控制输入
控制输入
I
I
I
I
I
I
I
I
I
I
I
I
I
23
29
22
3
28
25
24
19
13
12
11
39
40
MICREN
ALE
CS
WR *
AD[6]
AD[5]
AD[4]
AD[3]
AD[2]
AD[1]
AD[0]
CTRL[1]
CTRL[0]
微处理器和
硬件控制
接口
TEST
接口
SE
TDP
Y
34
33
32
SE参数
TDP参数
参数y
I =输入, O =输出
100060_005
100060C
科胜讯
1-9