
牛津半导体有限公司
OX16PCI954
9.3
注册说明
并行端口寄存器说明如下。 (注意,假设在上块被置于下块上面是400h ) 。
注册
名字
PDR
DSR
地址
OFFSET
000h
001h
001h
002h
003h
004h
005h
006h
007h
400h
401h
402h
403h
读/写
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
( EPP模式)
(其他模式)
读/写
R
R
读/写
读/写
读/写
读/写
读/写
读/写
-
-
读/写
-
SPP (兼容模式)寄存器
并行端口数据寄存器
nBusy
ACK #
PE
SLCT
ERR #
INT #
nBusy
0
ACK #
0
PE
DIR
SLCT
ERR #
INT #
INT_EN nSLIN #
INIT #
EPP地址寄存器
EPP数据寄存器1
EPP数据寄存器2
EPP数据寄存器3
EPP数据寄存器4
版权所有
版权所有
保留 - 必须写“ 00001 ”
版权所有
1
1
NAFD #
TIMEOUT
1
NSTB #
DCR
EPPA
1
EPPD1
1
EPPD2
1
EPPD3
1
EPPD4
1
-
-
ECR
-
MODE [ 2:0]
表30 :并行端口寄存器组
注1:这些寄存器仅在EPP模式下可用。
注2 :前缀“n”表示该信号被反转,在所述连接器。后缀“#”表示低电平信号
PDR , EPPA和EPPD1-4的复位状态是无法确定(即0XXX ) 。 DSR的复位值是' XXXXX111 “ 。 DCR和
ECR被重置为“ 0000XXXX ”和“ 00000001 ”分别。
9.3.1
并行端口数据寄存器“ PDR ”
9.3.2
设备状态寄存器“ DSR ”
PDR位于下部块的偏移000H 。它是
标准的并行端口数据寄存器。写入该寄存器
在模式000将推动数据到并口数据线。
在其他模式下的驱动程序,可以三态设置
在DCR方向位。从该寄存器读取的回报
在数据线上的值。
DSR位于在下部块偏移001H 。它是一个只读
只登记显示控制信号的当前状态
从周。另外在EPP模式,位0被设置
'1'时,操作超时(参见9.1.3节)
DSR [ 0 ] :
EPP模式:超时
逻辑0
Timeout
没有发生。
逻辑1
Timeout
发生(读此位会清除它)。
其它模式:未使用
该位被永久地设置为1 。
DSR [1] :未使用
该位被永久地设置为1 。
数据表修订版1.3
第54页