添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第141页 > OX16PCI954 > OX16PCI954 PDF资料 > OX16PCI954 PDF资料4第25页
牛津半导体有限公司
OX16PCI954
6.4.8
3:0
4
全局中断状态和控制寄存器“地理信息系统” (偏移量为0x1C )
描述
这些位反映UART3的状态UART0内部断线,
分别。
1
MIO0 (模式[ 1:0] ≠ '01 ') 。这一点反映了内部MIO [ 0 ]的状态。该
内部MIO [0]反映MIO0销的非反转或反转状态。
2
并行端口中断(模式[ 1 : 0 ] = ' 01 ') 。该位反映了平行的状态
港口内部断线。
MIO1 (LCC [ 6:5 ] =' 00 ') 。这一点反映了内部MIO [1]的状态。该
内部MIO [1]反映MIO1销的非反转或反转状态。
2
Function0掉电中断(LCC [6:5 ]
≠‘00’).
在这种模式下,这是一个棘手
位。当设置时,表示由Function0并发出断电请求
通常有一个断言,如果PCI 21位被设置中断(见
7.9 ) 。读该位将其清除。
这些位反映了内部MIO的状态[11 : 2 ] 。内部MIO [11: 2]
反映MIO的非反转或反转状态[11: 2]分别引脚。
2
UART中断屏蔽。当设置( = 1 ) ,这些位使每个内部UART来
分别断言一个PCI中断。当清零( = 0 ),他们阻止
各通道的断言一个PCI中断。
3
MIO [ 0 ]中断屏蔽(模式[ 1 : 0 ] ≠ '01 ') 。当设置( = 1 )此位使MIO0
针断言一个PCI中断。当清零( = 0 ),它可以防止脚MIO0
断言一个PCI中断。
2
并行端口中断屏蔽(模式[ 1 : 0 ] = ' 01 ') 。当设置( = 1 )此位使
并口断言一个PCI中断。当清零( = 0 ),它可以防止
从主张一个PCI中断并行端口。
MIO [1]中断屏蔽( LCC [6 : 5 ] = 00) 。当设置( = 1 )此位使能引脚MIO1
断言一个PCI中断。当清零( = 0 ),它可以防止MIO1销
断言一个PCI中断。
2
Function0掉电中断屏蔽( LCC [6 : 5 ]
≠‘00’).
当置位( = 1),该位
使在Function0掉电逻辑断言一个PCI中断。当
清零(= 0 ),它防止了掉电逻辑Function0从断言
PCI中断。
MIO中断屏蔽。当设置( = 1 ) ,这些位允许每个MIO [ 11 : 2 ]引脚来
分别断言一个PCI中断。当清零( = 0 ),他们阻止
各引脚的断言一个PCI中断。
2
读/写
EEPROM
RESET
PCI
R
R
0x0h
X
-
-
-
5
R
R
0
X
0
-
W
W
R
RW
RW
XXXh
Fh
1
15:6
19:16
20
W
W
RW
RW
1
1
21
W
RW
0
31:22
W
RW
3FFh
注1 :
注2 :
地理信息系统[3:0 ]是研究所[24] ,研究所[18] , [0]分别研究所[6]和UIS的倒数。系统不要求本地总线或并行端口不需要读
该寄存器,只要他们读研究所,以确定中断源(偏移18H )寄存器。
返回的值是对应的MIO引脚无论是国家直接或它的倒数作为配置的多用途I / O配置寄存器
“ MIC ” (偏移值0x04 ) 。作为内部的MIO可以断言一PCI中断,逆变器的功能可以定义被定义为低有效每个外部中断
或高电平有效,由MIC寄存器控制。
该UART中断屏蔽寄存器位都设置一个硬件复位后,使所有内部的UART中断。这将满足通用
设备驱动程序软件,不访问本地配置寄存器。默认设置UART中断屏蔽位是可以改变的
使用串行EEPROM 。需要注意的是,即使在默认情况下的UART中断该寄存器使能的,因为复位后的寄存器IER
个别的UART禁止所有中断,一个PCI中断不会在硬件复位后有效。
当模式[ 1:0] = '10' ,对MIO引脚用来定义一个子系统ID值,因此由于MIO销所有中断被禁止而不管
地理信息系统寄存器的状态。神达中断屏蔽寄存器的位都设置一个硬件复位后,使所有MIO引脚从启动中断
了。默认设置为MIO中断屏蔽位可以使用串行EEPROM来改变。
注3 :
注4 :
数据表修订版1.3
第25页

深圳市碧威特网络技术有限公司