位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1223页 > COP8CCR9LVA7 > COP8CCR9LVA7 PDF资料 > COP8CCR9LVA7 PDF资料1第18页

COP8CBR9/COP8CCR9/COP8CDR9
9.0引脚说明
该COP8CBR / CCR / CDR I / O结构使设计师
重新配置微控制器的I / O功能与
单指令。每个I / O引脚可以indepen-
dently配置为输出引脚为低电平,输出高电平,输入,
高阻抗或输入带弱上拉器件。一个典型的
例如是使用I / O引脚为矩阵键盘输入
线。输入线可与内部弱上进行编程
上拉,使得在输入线读逻辑高的键时
全部开放。带键闭合时,相应的输入线
会读一个逻辑0 ,因为弱上拉可以很容易地
过载。当按键被释放时,内部弱
拉会拉输入线回到逻辑高电平。此消除
止数据需要外部上拉电阻。高电流
房租选项可用于驱动LED ,电机和
扬声器。这种灵活性有助于确保清洁器的设计,
用较少的外部元件,降低成本。下面是
所有可用引脚的一般说明。
V
CC
和GND是电源引脚。所有V
CC
和GND
引脚都必须连接。
的LLP封装的用户被警告要知道,
中心金属区和底部销1的索引标记
该封装可以被连接到GND。见下图:
在软件控制下,如下所示:
CON组fi guration
注册
0
0
1
1
数据
注册
0
1
0
1
端口设置
Hi-Z输入
(三态输出)
输入弱上拉
推挽输出为零
推拉一个输出
端口A为8位I / O口。所有的A管脚都具有施密特触发
的输入。 44引脚封装没有一个完整的8位端口
并包含一些无粘结,浮垫的内部
芯片。从这些位读出的二进制值是不确定的。
应用软件应屏蔽掉这些未知
读取数据时,当端口A寄存器,或只使用比特接入
访问端口A.这些不整合时,程序指令
连接的位汲取力量,只有当他们被解决(即
在短暂的尖峰) 。此外,如果端口A正在与一些使用
数字输入和模拟输入的组合,模拟
输入读为未定值,并应
通过软件屏蔽。
A口支持模拟输入的A / D转换器。端口
A有以下备用引脚功能:
A7模拟通道7
A6模拟通道6
A5模拟通道5
A4模拟通道4
A3模拟频道3
A2模拟通道2
A1模拟通道1
A0模拟通道0
端口B是一个8位的I / O端口。所有的B管脚都具有施密特触发
的输入。如果端口B正在与一些结合使用
数字输入和模拟输入,模拟输入将读
为未定值。应在应用软件
读端口B的时候屏蔽掉这些未知的位
注册,或者只使用位访问程序指令时,
访问端口B.
B端口支持模拟输入的A / D转换器。端口
B有以下备用引脚功能:
B7模拟通道15或A / D输入
B6模拟通道14或模拟多路复用器输出
B5模拟通道13或模拟多路复用器输出
B4模拟通道12
B3模拟通道11
B2模拟通道10
B1模拟通道9
B0模拟通道8
端口C为8位I / O口。 44引脚器件不提供
端口C.不可用针没有终止。读
这些无端接引脚操作将返回不可预测
能值。在这个装置中,相关的端口C数据和
配置寄存器不宜使用。所有的引脚都
施密特触发输入。端口C不消耗电力时
无粘结。
端口E为8位I / O端口。 44引脚器件不提供
端口E.不可用的引脚没有终止。读
这些无端接引脚操作将返回不可预测
能值。在这个装置中,相关的端口E数据和
10137470
图2. LLP封装底视图
CKI是时钟输入。这可以被连接(结合
以CKO)与外部晶振电路,以形成结晶
振荡器。见振荡器描述部分。
RESET是主复位输入。见复位描述
部分。
AV
CC
是模拟电源的A / D转换器。它应该是
连接到V
CC
外部。这也是顶端
梯形电阻网络D /的A / D转换器中使用的转换器。
AGND是接地引脚为A / D转换器。它应该是
连接到GND外部。这也是底部
梯形电阻网络D /的A / D转换器中使用的转换器。
该器件包含多达六个8位双向I / O口(A ,
B,C , E,G和L )和一个4位I / O口(F ) ,其中每个
各个位可独立配置为输入
,输出或三(在口L和G施密特触发输入)
在程序的控制状态。三个数据存储器地址
位置被分配给上述每个I / O端口。每个I / O
端口具有三个相关联的8位的存储器映射的寄存器,
配置寄存器,输出数据寄存器和
该引脚输入寄存器。 (参见存储器映射的各种
地址与I / O端口相关联的。 )
科幻gure 3
显示
I / O端口的配置。数据和配置
寄存器允许每个端口位进行单独配置
www.national.com
18