位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第491页 > AM79C961AKCW > AM79C961AKCW PDF资料 > AM79C961AKCW PDF资料2第80页

P L I M I N A R
读取和写入相邻上升地址
可以不插入写入执行的SRAM的
SRAM的地址指针。由于缓冲区的访问
包括所有的高百分比接入到
SRAM和缓冲的访问都是典型的执行
相邻升序排列,自动增量
SRAM地址指针降低了所需的ISA总线
周期显着。
除了自动增量的SRAM的
地址指针, PCNET -ISA II执行后写
荷兰国际集团在写入SRAM和读预取上
从SRAM中读取,以最大限度地提高性能
可编程I / O架构模式。
写发帖:当一个写周期的SRAM数据
端口时, PCNET -ISA II控制器存储该数据
成内部的保持寄存器,允许在ISA总线
周期科幻光洁度正常。在保持寄存器中的数据
然后将写入SRAM ,而无需
ISA总线控制。倘若保持寄存器是
已连接LLED与不成文的SRAM数据时, PCNET -ISA
二控制器将延伸在ISA写入周期,通过驱动
OCHRDY低电平直到未写入的数据被存储在
SRAM 。一旦数据被写入到SRAM中,该
新的写入数据存储到内部的保持寄存器
之三和IOCHRDY被释放,允许ISA总线
周期完成。
读预取:为了获得在读取性能
访问到SRAM中, PCNET -ISA II执行
SRAM的后每隔预取从读
SRAM数据端口。通过进行预取
推测地址而造成的
自动增量发生在SRAM地址
指针下面的每一个访问SRAM数据端口。
下面的每一个读访问, 16位字以下
刚刚读SRAM字节或字的预取和
放置在保持寄存器中。如果一个
字
从读
SRAM数据端口一个“预取失效之前发生
事件“发生时,预取的字被驱动到
SD [ 15 : 0]引脚无等待状态(无IOCHRDY低
断言) 。 A“预取失效事件”德网络定义为
在私家巴士比SRAM以外的任何活动读取。
这包括SRAM写入不论是由ISA总线或
网络接口,地址或引导PROM读取,或任何
写SRAM地址指针。
该PCNET -ISA II接口,在亲的SRAM
编程I / O架构模式是相同的,在
共享内存架构模式。因此,该
SRAM的读写周期的描述和平面图
在“静态RAM周期所示克 - 共享
内存体系结构“部分适用。
传输功能编程
自动发送功能,比如重试上碰撞,
FCS生成/传输和连接垫场插入,
都可以被编程为提供灵活性,在
(重新)传输的消息。
禁用重试上碰撞( DRTY )由控制
处于初始化模式寄存器( CSR15 )的DRTY位
灰块。
自动垫音响场插入是由受控
在CSR4 APAD_XMT位。如果APAD_XMT设置,自动
马蒂奇科幻片场插入被启用, DXMTFCS为特色的
TURE被过度缠身,和4字节FCS将被添加到
所发送的帧无条件。如果APAD_XMT是
清理,没有垫场科幻插入会发生,欠幅脉冲
分组传输是可能的。
禁用FCS生成/传输功能能
将上一帧一帧的动态编程
的基础。见TMD1的ADD_FCS描述。
发送FIFO水印( XMTFW在CSR80 )设置
点上的BMU (缓冲器管理单元)
从发送缓冲区的请求更多的数据
FIFO。这一点是基于多少16位总线
转移(2字节) ,可以进行与现有
在发送FIFO空。
发射起点( XMTSP在CSR80 )设置点
当发射器实际上是尝试走出去的
媒体。这一点是基于字节数
写入发送FIFO中的当前帧。
当整个帧是在FIFO中,试图在反
前序任务将开始不管
在XMTSP价值。 XMTSP的默认值是10b中
这意味着64个字节十足。
自动生成垫
发送帧可以自动补齐延伸
其中64个字节的数据(不包括序言) 。这
允许的64个字节(512位)的最小帧大小
802.3 /以太网,无软件保障的接口
从主机/控制处理公约。设置
在CSR4 APAD_XMT位使能自动pad-
定功能。该垫被放置在LLC数据之间
科幻场和FCS网络场的802.3帧。 FCS是永远
加入不管的状态,如果该帧被填充,
DXMTFCS 。在发送帧由字节来填充
与00H的值。 APAD_XMT的默认值
为0 ,这将禁用后,自动生成垫
复位。
它的上层软件来cor-
rectly德科幻NE的实际长度科幻ELD包含在
消息对应于LLC。的总数
数据字节封装的数据包(长连接的场
德音响定义在IEEE 802.3标准) 。长度值
消息中包含的未使用的PCNET -ISA
II控制器计算的填充字节的实际数目
发送操作
发送操作和PCNET -ISA的特征
II控制器由可编程选项控制。
80
Am79C961A