
AD9870
IF1 LNA /混频器
的AD9870包含一个单端LNA的后跟“ Gilbert-
键入“有源混频器,如图7a所示。混频器的差
LO端口由一个LO缓冲级,可将驱动驱动
单端或差分。 LO信号电平的范围可以从
0.3 V pp至1.0 V pp的对性能的影响可以忽略。
在IFIN管脚的输入阻抗是360
2 pF的( ± 20%)的
并具有相对于所述可编程无显著变化
偏置设置。图7b 。示出了AD9870的S11参数的
用下面的LNA /混频器偏置设置: LNAB = 3 , MIXb对= 3 。
180
LNA增益= 15分贝
180
混频器增益= -5分贝
无论是LNA和混频器有四个可编程的偏置设置
使电流消耗可被最小化对于给定的应用程序
阳离子。图7c中, 7d和7e的示出了如何在LNA和混频器的
噪声系数(NF) ,线性(IIP3 ) ,转换增益,电流
消耗和频率响应都受到一个给定的
LNA /混频器偏置设置。该测量是在一个中频
= 73.35 MHz时,一个LO = 71.1 MHz和物资设置为3.0 V.
请注意,由于低噪声放大器/混频器部分的电流消耗
该IC可以通过仅5毫安至多相对于减小
整个集成电路中的高IIP3标称电流消耗
模式(即42 mA)的,大多数应用将受益
AD9870的低噪声放大器/混频器配置为高偏置模式(即,
LNAB = 3 , MIXb对= 3的SPI端口寄存器1 ) 。
12
转变
收益
R
BIAS
LO输入=
0.3至1.0V峰 - 峰值
R
收益
多双曲正切
V-I STAGE
VCML
11
10
dB
R
F
R
IN
= 360
9
噪音
科幻gure
8
直流伺服
环
7
图7a 。 AD9870的低噪声放大器/混频器的原理示意图
J50
J100
6
0–0 0–1 0–2 0–3 1–0 1–1 1–2 1–3 2–0 2–1 2–2 2–3 3–0 3–1 3–2 3–3
LNA ,混频器功率偏置设置
J25
图7c 。 LNA /混频器噪声系数和转换增益
与偏置设置
5
J200
9
LNA ,混频器
当前
8
7
J10
J400
0
IIP3 - 分贝
0
IIP3
–10
10
25
50
100
200 400
5
4
–J10
255–J163
在140兆赫
–J400
166–J177
在240兆赫
–J200
–15
3
2
–20
1
–J25
–J50
–J100
–25
0–0 0–1 0–2 0–3 1–0 1–1 1–2 1–3 2–0 2–1 2–2 2–3 3–0 3–1 3–2 3–3
LNA ,混频器功率偏置设置
0
图7b 。的AD9870的输入阻抗(即S11 )
IF1输入
图7d 。 LNA /混频器IIP3和电流消耗与
偏置设置
–12–
第0版
电流 - 毫安
323–J105
AT 73.35兆赫
–5
6