
AD1896
引脚配置
GRPDLYS
1
MCLK_IN
2
MCLK_OUT
3
SDATA_I
4
28
MMODE_2
27
MMODE_1
26
MMODE_0
25
SCLK_O
顶视图
24
LRCLK_O
(不按比例
)
23
SDATA_O
22
VDD_CORE
21
DGND
20
TDM_IN
19
SMODE_OUT_0
18
SMODE_OUT_1
17
WLNGTH_OUT_0
16
WLNGTH_OUT_1
15
MUTE_OUT
AD1896
SCLK_I
5
LRCLK_I
6
VDD_IO
7
DGND
8
绕行
9
SMODE_IN_0
10
SMODE_IN_1
11
SMODE_IN_2
12
RESET
13
MUTE_IN
14
引脚功能描述
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
IN / OUT
IN
IN
OUT
IN
IN / OUT
IN / OUT
IN
IN
IN
IN
IN
IN
IN
IN
OUT
IN
IN
IN
IN
IN
IN
IN
OUT
IN / OUT
IN / OUT
IN
IN
IN
助记符
GRPDLYS
MCLK_IN
MCLK_OUT
SDATA_I
SCLK_I
LRCLK_I
VDD_IO
DGND
绕行
SMODE_IN_0
SMODE_IN_1
SMODE_IN_2
RESET
MUTE_IN
MUTE_OUT
WLNGTH_OUT_1
WLNGTH_OUT_0
SMODE_OUT_1
SMODE_OUT_0
TDM_IN
DGND
VDD_CORE
SDATA_O
LRCLK_O
SCLK_O
MMODE_0
MMODE_1
MMODE_2
描述
龙群时延高=短,低=
主时钟或晶振输入
主时钟输出或晶体输出
输入串行数据(在输入采样率)
主/从机输入串行位时钟
主/从机输入左/右时钟
3.3 V / 5 V输入/输出数字电源引脚
数字接地引脚
ASRC旁路模式,高电平有效
输入端口串行接口模式选择引脚0
输入端口串行接口模式选择引脚1
输入端口串行接口模式选择引脚2
复位引脚,低电平有效
静音输入引脚,高电平有效正常连接到MUTE_OUT
输出静音控制,高电平有效
硬件可选的输出字长选择引脚1
硬件可选的输出字长选择引脚0
输出端口串行接口模式选择引脚1
输出端口串行接口模式选择引脚0
串行数据输入* (仅适用于菊花链模式) 。当不使用地面。
数字接地引脚
3.3 V数字电源引脚
输出串行数据(在输出采样率)
主/从机输出左/右时钟
主/从机输出串行位时钟
主/从时钟比模式选择引脚0
主/从时钟比模式选择引脚1
主/从时钟比模式选择引脚2
*也
用于输入匹配相模式的数据。
REV 。一
–7–