位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第684页 > ST92F120JV1Q > ST92F120JV1Q PDF资料 > ST92F120JV1Q PDF资料1第7页

ST92F120 - 概述
1概述
1.1简介
该ST92F120微控制器开发
用亲由意法半导体制造
专有的N阱HCMOS工艺。其性能
从使用的柔性派生256注册亲
编程模型,超快速上下文切换
和实时事件的响应。智能导通
片上外设卸载ST9核心的I / O和
数据管理处理任务,允许criti-
CAL应用任务,以得到最大的利用
核心资源。新一代ST9微控制器
目前设备还支持低功耗
而对于低功耗低电压工作和
低成本的嵌入式系统。
1.1.1 ST9 +核心
先进的核心由中央
处理单元( CPU ) ,寄存器文件,该间
中断和DMA控制器和存储器MAN-
理单位。该MMU允许一个单一的线性AD-
高达4兆装扮空间。
四个独立总线是由控制
核心:一个16位的存储器总线,一个8位寄存器中的数据
总线,一个8位寄存器,地址总线和一个6位的间
中断/ DMA总线相连接的中断和
DMA控制器的片上外设的
核心内容。
这种多总线架构使得ST9 FAM-
随手设备用于访问和高效的摘
片上存储器和与快速交换数据的
片上外设。
的通用寄存器可以用作AC-
cumulators ,变址寄存器,或地址指针。
相邻的寄存器双补的16位寄存器
寻址或16位处理。虽然ST9
有一个8位ALU时,芯片处理16位操作
系统蒸发散,包括算术,加载/存储和MEM-
储器/寄存器和内存/显存交流。
通过微所要求的功能强大的I / O功能
控制器应用程序由满足
ST92F120 48 ( TQFP64 )或77 ( PQFP100 ) I / O
线专用于数字输入/输出。这些生产线
分为多达10个8位I / O端口,可
在软件控制下对位的基础上配置
以提供定时,状态信号,地址/数据
总线,用于连接到外部存储器,计时器
输入和输出,模拟输入,外部接口
中断产生和串行或并行I / O 。两个内存spac-
ES都可以支持这种广泛的CON-
音型:合并程序/数据存储器
空间和内部寄存器文件,这在 -
cludes的导通的控制和状态寄存器
片上外设。
1.1.2外部存储器接口
PQFP100器件具有一个16位外部地址
公交车让他们支持到64K字节
外部存储器。 TQFP64器件具有一个11位的
外部地址总线寻址高达2K
字节。
1.1.3片上外设
两个16位多功能定时器,每一个8
位预分频器和12的操作模式,让简单的
用于复杂波形生成和meas-
urement , PWM功能等诸多系统
由两个associat-的使用的计时功能
编辑DMA通道,每个定时器。
在PQFP100设备,两个扩展功能
定时器提供进一步的时序和信号发生器
化功能。
一个标准定时器可以用来生成一个台站
均衡器的时基独立从PLL 。
我的
2
C接口提供了高速I
2
C和访问总线
支持。
SPI是为Mas-一个同步串行接口
器和从设备通信。它支持
单主机和多主机系统。
一个J1850字节级别协议解码器可用
(上仅某些设备),用于与通信
J1850网络。
此外,还有一个16通道模拟到数字
转换器带有集成采样和保持,快
转换时间和8位的分辨率。在
TQFP64版本只有8个输入通道都具有此
BLE 。
在完成设备的两个或一个全双工
串行通信接口有一个整体
发电机,异步和同步capa-
相容性(完全可编程的格式)及相关
地址/唤醒选项,再加上两个DMA通道。
最后,一个可编程的PLL时钟发生器AL-
低点标准3至5 MHz的晶体的使用量
获得大的范围内的频率上升到
24MHz的。低功耗运行( SLOW ) ,等待间
中断,低功耗等待中断,停止和
HALT模式下也可提供。
7/320
9