位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第652页 > TS68332MRB/C20 > TS68332MRB/C20 PDF资料 > TS68332MRB/C20 PDF资料1第15页

TS68332
表6 。
AC时序。 V
DD
和V
DDSYN
= 5.0 V
DC
± 10%, 16.78 MHz和5.0 V
DC
±5%为20.97兆赫; V
SS
= 0 V
DC
;
T
C
= -55 ° C至+ 125°C和-40 ° C至+ 85°C (续)
(1)
16.78 MHz的
数
24
25
26
27
27A
28
29
29A
30
30A
31
33
35
37
39
39A
46
46A
47A
47B
48
53
54
55
56
57
70
71
72
73
74
75
符号
t
DVASN
t
SNDOI
t
DVSA
t
DICL
t
BELCL
t
sndN时
t
SNDI
t
SHDI
t
CLDI
t
CLDH
t
大地
t
CLBAN
t
BRAGA
t
GAGN
t
GH
t
GA
t
RWA
t
RWAS
t
AIST
t
AIHT
t
DABA
t
DOCH
t
CHDH
t
RADC
t
HRPW
t
BNHN
t
SCLDD
t
SCLDS
t
SCLDH
t
BKST
t
BKHT
t
MSS
参数
数据输出有效到否定的AS , CS边缘(快
写周期)
DS , CS否定到数据输出无效(数据输出保持)
数据输出有效到DS , CS有效(写)
在有效时钟低(数据设置)数据
晚BERR , HALT
断言时钟低电平(设定时间)
AS , DS否定, DSACK [ 1 : 0 ] , BERR ,暂停,
AVEC否定
DS , CS否定到数据无效(在保持数据)
(7)
DS , CS否定迄今为止在高阻抗
(7)(8)
CLKOUT低到数据无效(快速循环保持)
(7)
CLKOUT低到高阻抗数据
(7)
DSACK [1 :0]的断言中的数据有效
(9)
时钟低至BG认定/否定
BR断言BG断言( RMC不断言)
(10)
BGACK断言BG否定的
BG宽度否定的
BG宽度断言
R / W宽断言(写或读)
R / W宽断言(快读或写周期)
异步输入建立时间BR , BGACK ,
DSACK [ 1 : 0 ] , BERR , AVEC , HALT
异步输入保持时间
DSACK [ 1 : 0 ] ,断言BERR , HALT断言
(11)
从时钟的高数据输出保持
时钟高到数据输出高阻抗
读/写置位到数据总线的阻抗变化
复位脉冲宽度(复位指令)
BERR否定,否定的HALT (重播)
时钟低到驱动数据总线(展示)
数据建立时间时钟低电平(秀)
从时钟低电平(显示)数据保持
BKPT输入建立时间
BKPT输入保持时间
模式选择设置时间
民
15
15
15
5
20
0
0
-
15
-
-
-
1
1
2
1
150
90
5
15
-
0
-
40
512
0
0
15
10
15
10
20
最大
-
-
-
-
-
80
-
55
-
90
50
29
-
2
-
-
-
-
-
-
30
-
28
-
-
-
29
-
-
-
-
-
20.97 MHz的
民
10
10
10
5
15
0
0
-
10
-
-
-
1
1
2
1
115
70
5
12
-
0
-
32
512
0
0
10
10
10
10
20
48
-
72
46
23
-
2
-
-
-
-
-
-
30
-
23
-
-
-
23
-
-
-
-
-
最大
-
-
-
-
-
60
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
t
CYC
t
CYC
t
CYC
t
CYC
ns
ns
ns
ns
ns
ns
ns
ns
t
CYC
ns
ns
ns
ns
ns
ns
t
CYC
15
2118A–HIREL–03/02