位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第35页 > ATF1502AS-7JC44 > ATF1502AS-7JC44 PDF资料 > ATF1502AS-7JC44 PDF资料1第7页

ATF1502AS(L)
所有的引脚转换被忽略,直到PD引脚变为低电平。当掉电功能是
使能时, PD1或PD2引脚不能用作逻辑输入或输出。然而,销的
宏蜂窝仍然可以用来生成埋入折返和级联逻辑信号。
所有掉电AC性能参数是从外部输入或I / O引脚来计算,
以降低功耗位打开。为了降低功耗模式下宏单元(省电位
导通),则功率减小的加法器,叔
RPA
,必须添加到AC参数,这
包括数据路径吨
LAD
, t
LAC
, t
IC
, t
ACL
, t
ACH
和T
SEXP
.
该ATF1502AS宏小区也有一个选项,从而能够降低功耗以每个
宏单元的基础。通过启用此掉电选项,宏未在应用程序中使用
阳离子可以被推掉,从而降低了设备的整体功耗。
每路输出还具有单独的摆率控制。这可以用于通过降低系统噪声
减慢不需要以最大速度操作的输出。输出默认放缓
切换,并且可以被指定为快速开关的设计文件。
设计
软件
支持
上电复位
ATF1502AS的设计是由一些第三方工具的支持。自动化钳工允许逻辑
综合采用多种高级描述语言和格式。
该ATF1502AS设计有电复位功能,该功能的状态机的关键初始
化。在从V稍微延迟一点
CC
交叉V
RST
,所有的寄存器将被初始化,并
每个输出的状态将取决于其缓冲器的极性。然而,由于asynchro-
复位理性的性质如何五世和不确定性
CC
实际上发源于该系统中,以下
条件是必需的:
1. V
CC
崛起必须是单调的,
2.复位发生后,所有的输入和反馈设置时间必须在开车前会见
时钟引脚为高电平,而且,
3.时钟必须在t保持稳定
D
.
该ATF1502AS有两个选项,了解有关复位电平,V滞后
RST
小和
大。在装修过程中用户可与上电配置设备复位滞回
teresis设置为或大或小。爱特梅尔POF2JED用户可以选择大选项,通过包括
“ filename.POF ”后,在命令行上的标志“ -power_reset ” 。允许寄存器是
正确地重新初始化与所选择的大滞后的选择,下面的条件是
补充:
4.如果V
CC
低于2.0V时,必须完全关闭该设备再次打开之前。
当大滞后的选择是积极的,我
CC
减少了几百微安如
很好。
安全保险丝
用法
程序设计
单保险丝以防止该ATF1502AS保险丝模式未经授权的复制。
一旦编程,熔丝校验的抑制。但是, 16位用户签名保持
访问。
ATF1502AS器件是在系统可编程( ISP)采用4引脚JTAG器件亲
母育酚。该功能消除了通常所需的编程软件包处理和
方便快速的设计迭代和现场的变化。
7
0995J–PLD–09/02